# STM32 ile Gömülü Yazılım

5 Mayıs 2021 Çarşamba

07:50

<u>Giriş</u>

<u>01 GPIO</u>

<u>02 EXTI</u>

<u>03 DMA</u>

<u>04 ADC</u>

<u>05 DAC</u>

06 TIMER

<u>07 PWM</u>

<u>08 UART</u>

<u>09 SPI</u>

<u>10 I2C</u>

<u>11 USB</u>

08:02

# **Giriş**

## Kaynaklar

• Bu belge oluşturulurken <a href="https://www.udemy.com/course/stm32f4-discovery-kart-ile-arm-dersleri/">https://www.udemy.com/course/stm32f4-discovery-kart-ile-arm-dersleri/</a> linkteki eğitim kursu izlenirken alınan notlardan oluşmaktadır.

## **Giriş**

- <a href="https://www.elektrikport.com/universite/gomulu-sistem-nedir/8658#ad-image-0">https://www.elektrikport.com/universite/gomulu-sistem-nedir/8658#ad-image-0</a> ile
   <a href="https://maker.robotistan.com/mikroislemci/">https://maker.robotistan.com/mikroislemci/</a> linkteki Gömülü Sistem, Mikroişlemci, Mikrodenetleyici nedir sorularına cevap veren yazıları okuyabilirsiniz.
- <a href="https://coskuntasdemir.com/gomulu-yazilimlar/stm32-hal-donanim-soyutlama-katmani-kutuphaneleri.html">https://coskuntasdemir.com/gomulu-yazilimlar/stm32-hal-donanim-soyutlama-katmani-kutuphaneleri.html</a> linkten donanim soyutlama katmani hakkındaki yazıyı okuyabilirsiniz.
- Mikroişlemci yapısında bir CPU (Central Processing Unit), ön bellek ve Input/Output (Giriş/Çıkış) birimleri bulunan devrelere microprocessor denir.
- Bu üç temel unsur birbirlerine bus, iletişim yolları ile bağlıdır.
- Mikroişlemcinin beyni CPU'dur. Veri akışı ve veri işleme bu birim sayesinde gerçeleşir.
- Bu veri işleme genellikle CPU içerisinde yer alan ALU (Aritmetic Logic Unit)'da uygulanır. Bu birimde sayısal ve lojik işlemler yapılır. Tüm dijital elektronik işlemler CPU'ların en temel işlemleridir.
- CPU'ların içerisinde 8-16-32-64 bitlik registerler bulunmaktadır. Register, bilgilerin geçici sürede depolanmasını sağlarlar.
- CPU'lar, mikroişlemcinin hafızasındaki programları bulma, çağırma ve onları çalıştırma görevi görürler.
   Veri İşleme Adımları; Veriyi Getirmek (Fetch), Veriyi Çözmek (Dekode), Veriyi İşlemek (Execute), Veriyi Hafızata, Geri Depolamak (Store)
- Merkezi işlem birimi, üç birimden oluşur.
  - Aritmetik Mantık Birimi (ALU), hafıza biriminden gelen verilerin işlenmesinde görev alır. Bu
    işlemlerise aritmetik olarak toplama, çıkarma, bölme ve çapmadır. İkili sayı tabanındaki (binary)
    mantık işlemleri VE (AND), OR (VEYA) ve bit kaydırma işlemleridir.
  - Kayıtçılar (Registers), hafızadaki veriler ALU tarafından işlenirken kullnılan geçici ve kalıcı saklayıcılardır. Registerler işlemcinin çekirdeğinde olduklarından verilere ulaşmak daha hızlı gerçekle
  - **Kontrol Birimi (CU)**, işlemcinin çalışmasını yönlendiren birimdir. İşlemci içerisindeki ve dışarısındaki birimlerin senkron şekilde çalışmasını sağlar.



- RAM, ROM ve EEPROM, hafızanın temel birimleridir.
   Mikroişlemciye atılan veriler ilk olarak hafızaya gelir ve burada depolanır. CPU'ların doğrudan eriştiği birim bellektir. Bellekte iki tane birincil hafıza birimi vardır.
  - RAM (Random Access Memory), mikroişlemcinin elektrik alması durumunda geçici hafıza olarak kullandığı birimdir. Elektrik kesildiği zaman bu veriler silinir ve bir daha kullanılmaz. RAM, diğer hafıza birimleri gibi verileri önceden verilen bir sırayla dizmez. Bu sebeple ismi rastgele erişim bellek olarak konulmuştur. RAM, Dinamik Rastgele Erişim Bellek ve Statik Rastgele Erişim Bellek olmak üzere ikiye ayrılır.
  - ROM (Read Only Memory), sadece okunabilir bir bellektir. Elektrik kesildiğinde bu bellekteki veriler silinmez. ROM üzerindeki yazılmış fabrikasyon yazılımlar kullanıcılar tarafından değiştirilip,

silinemez.

 EEPROM (Electronically Erasable Programmable Read-Only Memory), elektrik ile defalarca yazılıp silinebilen bellektir. Elektrik kesildiğinde bu bellekteki veriler silinmez. Flash belleklerde bir eeprom türüdür.



- Giriş Çıkış birimleri mikroişlemci ile dış dünyanın sinyaller aracılığı ile haberleştiği birimdir. Bu giriş ve çıkışlar; Giriş/ Çıkış portları, harici elektronik birimler, fiziksel cihazlar ve yazılımlar olabilir.
- CPU daki veri akışının aktarılması, bellek ve Giriş/Çıkşı birimlerinin bağlantılarını sağlayan üç çeşit bus vardır.

**Address Bus**, verinin okunacağı veya verinin yazılacağı bölgeyi belirten adres bilgilerinin taşınmasını sağlar. Tek yönlü bir veri yoludur.

**Data Bus**, CPU'dan bellek ve Giriş/Çıkış portlarına veya bu birimlerden CPU'ya çift yönlü bir hat vardır.

**Control Bus**, mikroişlemcideki birimler arasında iletişimi sağlayan sinyalleri ileten, kontrol eden veri hattıdır. Her mikroişlemci farklı sayıda Control Bus'a sahiptir.

- Mikroişlemcili bir sistemin içerisinde bulunması gereken temel bileşenlerden RAM, ROM, ALU, kontrol ünitersi ve I/O ünitesini tek bir çip içerisinde barındıran entegre devreye microcontroller denir.
- Mikrodenetleyici, dışarıdan gelen bir veriyi hafızasına alan, derleyen ve sonucunda çıktı elde eden bir bilgisayardır. Mikrodenetleyicilerin yapısında; CPU, RAM, ROM, I/O Portları, Seri ve Paralel Portlar, Zamanlayıcılar, ADC ve DAC çevre birimleri
- Mikrodenetleyiciler gerçek zamanlı işlemlerde oldukça başarılılardır.
- Mikrodenetleyiciler herhangi bir işi çok küçük boyutlarda ve daha düşük enerjide yaparlar.
- Mikroişlemcili ile kontrol edilecek bir sistemi kurmak için gerekli olan minimum donanımda CPU, RAM, I/O bulunmalıdır. Bunlar arasında veri alışverişini sağlamak için ise veri yolu, adres yolu ve kontrol yolu gereklidir. Birimler arasındaki iletişimi sağlayan bu yolları yerleştirmek içinde bir anakart gereklidir.
- Mikrodenetleyici ile kontrol edilecek sistemde ise yukarıda saydığımız birimler tek zaten mikrodenetleyici içerisinde bulunmaktadır. Bu da maliyetin daha düşük olacağı anlamına gelir.
- Mikrodenetleyiciler çok az sayıda ve karmaşık olmayan komutlarla programlanabilen sistemlerdir.
- Mikronetleyiciler hız bakımıından mikroişlemcilerden daha hızlıdır. Güç tüketimi mikrodenetleyicilerde daha azdır. Fiyatları mikroişlemcilere göre daha uygundur.
- Mikroişlemcili sistemlerde harici donanım desteği gerekli iken, mikrodenetleyicilerde bu gereklilik çok azdır.

## Bellek ve Veri Yolu Mimarisi

- Bellek mimarisi, sistemin bellek kaynaklarının nasıl yapılandırıldığını ve yönetildiğini belirler.
  - ROM (Read-Only Memory)
    - Kalıcı veriler ve program kodu saklanır.
    - Mikrodenetleyicinin yeniden başlatılmasında bile veriler silinmez.
  - Flash Memory
    - Program ve veri saklama için kullanılan yeniden programlanabilir ROM türüdür.
    - Genellikle firmware ve yazılım güncellemeleri burada saklanır.
  - SRAM (Static RAM)
    - Geçici veri depolama için kullanılır.
    - Hızlı erişim süresine sahiptir ve genellikle çalışma sırasında kullanılan veri ve değişkenler burada saklanır.
  - EEPROM (Electrically Erasable Programmable ROM)
    - Küçük veri parçalarını kalıcı olarak saklamak için kullanılır.
    - Elektriksel olarak silinebilir ve yeniden programlanabilir.
  - CCM (Core Coupled Memory)
    - ARM Cortex-M4 işlemcisine yakın, düşük gecikmeli bellek alanıdır.

- Yüksek performans gerektiren işlemler için kullanılır.
- Veri yolu mimarisi, farklı bileşenlerin birbirleriyle nasıl iletişim kurduğunu ve veri transferi yaptığını belirler.
  - System Bus (Sistem Veri Yolu)
    - CPU, bellek ve çevresel birimler arasındaki ana iletişim hattıdır.
    - ARM Cortex-M4 gibi işlemciler genellikle AHB (Advanced High-performance Bus) veya APB (Advanced Peripheral Bus) kullanır.

#### AHB (Advanced High Performance Bus)

- Yüksek hızlı veri transferi sağlar.
- Genellikle CPU, bellek ve yüksek hızlı çevresel birimler arasında kullanılır.

#### APB (Advanced Peripheral Bus)

- Daha düşük hız gerektiren çevresel birimler için kullanılır.
- Daha az karmaşıktır ve daha az güç tüketir.

#### DMA (Direct Memory Access)

- CPU müdahalesi olmadan veri transferi yapar.
- Bellekler ve çevresel birimler arasında hızlı veri transferi sağlar.

#### Bus Matrix:

- Birden fazla master ve slave bileşenin aynı anda veri transferi yapmasını sağlar.
- STM32F407 şemasında görüldüğü gibi, bus matrix-S veri yollarını birbirine bağlar ve verimli veri transferi sağlar.
- I-bus, D-bus ve S-bus veri yolları ile bellek ve çevresel birimlere bağlanır. I-bus talimatlar için, D-bus veriler için ve S-bus sistem veri yolu için kullanılır.
- STM32F407 mikrodenetleyicisinin sistem mimarisi, 32-bit çok katmanlı AHB veri yolu matrisi üzerine kuruludur. Bu matriste sekiz master ve yedi slave bileşen bulunur:
  - Master bileşenler, veri yolu üzerinde kontrol yetkisine sahiptir ve veri transferini başlatabilir. İşlemci veya DMA gibi master bileşenler, veri yolu üzerinden slave bileşenlere erişim talimatları göndererek veri okuyabilir veya yazabilir.
    - Cortex®-M4 with FPU core I-bus, D-bus and S-bus
    - DMA1 memory bus
    - DMA2 peripheral bus
    - Ethernet DMA bus
    - USB OTG HS DMA bus
  - Slave bileşenler, genellikle veri depolama veya belirli bir işlevi yerine getirme rolüne sahiptir. Bunlar, kendi başlarına aktif olarak veri yolu üzerinde veri transferi başlatamazlar. Bu yüzden veri alışverişi yapabilmek için bir master bileşenin aktivasyonuna ve yönlendirmesine ihtiyaç duyarlar.
    - Internal Flash memory ICode bus
    - Internal Flash memory DCode bus
    - Main internal SRAM1 (112 KB)
    - Auxiliary internal SRAM2 (16 KB)
    - AHB1 peripherals including AHB to APB bridges and APB peripherals
    - AHB2 peripherals
    - FSMC



**Block Diagram** 



## **Memory Map**

- İşlemcimiz veri yolu 32 bittir.
- 2^32 işleminden 4.294.967.296 sonucu çıkar ve bu 4GB adresleyebilme kapasitesi olduğunu söyler. Bu sayıyı decimalden hep formatına çevirirsek 1 0000 0000 sayısını verir ve bundan 1 çıkarırsak FFFF FFFF sayısını verir. Adres uzayım 0x00000000 dan başlar 0xFFFFFFFF'a kadar devam eder.
- Hex formatta her bir rakam 4 bite denk gelir.





08:02

## **01 GPIO**

## Giriş

 Butonlar ve anahtarlar mikrodenetleyiciye giriş pini üzerinden lojik 1 ve lojik 0 olarak bilgi girişini sağlayan mekanik elemanlardır.

## **Bağlantılar**

- Pull-Up bağlantıda GPIO girişi direnç üzerinden + beslemeye (VCC/VDD) bağlanır.
  - O Butona basılmadığı durumda GPIO girişinde lojik 1 vardır.
  - o Butona basıldığı durumda girişe OV (lojik O) uygulanmış olur.
- Pull-Down bağlantıda, GPIO girişi direnç üzerinden GND ye bağlanır.
  - o Butona basılmadığı durumda girişte lojik 0 bulunur.
  - o Butona basıldığı durumda buton üzerinden lojik 1 uygulanmış olur.



Pull-Up Direnç

Pull-Down Direnç

• Push-pull çıkışlar, bir pini yüksek veya düşük seviyeye aktif bir şekilde çekebilir.

Bu yapılandırmada, çıkış aşamasında genellikle iki transistör bulunur: biri çıkışı VCC'ye (yüksek voltaj)

çekerken, diğeri çıkışı toprak seviyesine (düşük voltaj) çeker. Bu iki transistör birbirinin tamamlayıcısı olarak çalışır; **biri açıkken diğeri kapalıdır**. Bu sayede çıkış hızlı bir şekilde yüksekten düşüğe veya düşükten yükseğe geçebilir. Push-pull çıkışlar genellikle LED'ler veya iç direnci olan diğer yüklerle kullanılır.

- Daha hızlı geçiş hızları sağlar çünkü çıkış direk olarak hem yüksek hem de düşük voltaj seviyelerine çekilebilir.
- Çıkışta bulunan iki transistör sayesinde daha yüksek akım taşıyabilir.
- Kısa devre riski daha yüksektir. Eğer her iki transistör de yanlışlıkla aynı anda aktif olursa, Vcc ve toprak arasında direkt bir bağlantı oluşur.
- Open drain (veya open collector) çıkışında, çıkış noktasında yalnızca bir transistör bulunur ve bu transistör çıkışı yalnızca toprağa (düşük seviyeye) çekebilir. Yüksek seviyeye çıkması için harici bir çekme direncine (pull-up resistor) ihtiyaç duyar. Bu direnç, çıkışı VCC'ye çekerken transistör kapalıdır.
  - Birden fazla open drain çıkışı aynı hat üzerinde bağlanabilir (örneğin I²C gibi veri yollarında kullanılır).
     Bu, birbiri ile iletişim halinde olan cihazların çakışmadan veri alışverişinde bulunmasını sağlar.
  - o Transistör yalnızca tek bir yönde çalıştığı için tasarım daha basit olabilir.
  - Harici bir çekme direncine ihtiyaç duyar.
  - o Genellikle push-pull çıkışlara göre daha yavaş geçiş hızlarına sahiptir.



 Resimde görüldüğü gibi STM32F446RE Nucleo bordunda kullanıcı butonu A portunun 0. pinine bağlı ve pull down durumundadır.



#### Ark

Buton ve anahtarda konum değiştiğinde arktan dolayı mikrodenetleyici girişinde çok sayıda istenmeyen lojik değer oluşur. Bu duruma ark deniyor.



• Ark problemini <a href="https://akademi.robolinkmarket.com/buton-arki-nedir-nasil-cozulur/">https://akademi.robolinkmarket.com/buton-arki-nedir-nasil-cozulur/</a> linkten donanımsal ve yazılımsal olarak paylaşılan çözümleri inceleyip uygulayabiliriz.

#### Kontrol Yöntemleri

- GPIO pinlerini kontrol etmek için iki temel yöntem vardır. Bunlar interrupt ve polling. İşlemcinin ve uygulamanın gereksinimlerine bağlı olarak her iki yöntem de tercih edilebilir.
- **Polling yöntemi**, mikrodenetleyici tarafından belirli bir durumun sürekli olarak kontrol edilmesine dayanır. Örneğin, bir GPIO pininin durumu sürekli bir döngü içinde kontrol edilebilir. Avantajları basit ve doğrudan bir yaklaşım ile donanım ve yazılım karmaşıklığı düşüktür.
  - Dezavantajları sürekli olarak işlem yaparak sistem kaynaklarını tüketir. Anında tepki verme yeteneği sınırlıdır.
  - Basit uygulamalarda veya sürekli düşük güç tüketimi gerektiren durumlarda tercih edilebilir. Kesmelerin işlemi engelleyeceği veya karmaşık hale getireceği durumlarda kullanışlıdır. Zamanlama veya hızlı tepki gerekli olmadığında kullanılabilir.
- Interrupt yöntemi, bir olay (örneğin, GPIO pininin durum değiştirmesi) gerçekleştiğinde normal programın

çalışmasını kesip belirli bir kesme servis rutinini çalıştırarak olaya tepki verir.

Avantajları düşük enerji tüketimi, çünkü işlemci, beklenmeyen olaylar olana kadar bekler. Anında tepki verme yeteneği yüksektir.

Dezavantajları, Kod karmaşıklığı ve debug işlemleri artabilir. Zamanlaması hassas olabilir ve bazı durumlarda kesmeler birbirini engelleyebilir.

Anında tepki gerektiren durumlarda (örneğin, düğme basıldığında). Enerji tüketiminin daha fazla toleranslı olduğu durumlarda. Sık sık kontrol etmenin pratik olmadığı durumlar için uygun bir seçenektir.

• Genel olarak, interrupt yöntemi, enerji tüketimi veya anında tepki gereksinimleri gibi durumlarda daha uygun olabilirken, sadece belirli durumlarda kontrol yapılması gereken basit uygulamalarda polling sorgulama kullanılabilir.



Register

| Offset | Register                                                 | 31              | 30              | 50          | 28             | 27             | 25             | 24            | 23              | 22  | 21             | 2   | 18            | 17            | 16   | 15            | 41    | 13            | 12    | 11            | 2    | 0             | 0    | . "           | 4    | 0 4           | 8             | 2             | -             | 0     |
|--------|----------------------------------------------------------|-----------------|-----------------|-------------|----------------|----------------|----------------|---------------|-----------------|-----|----------------|-----|---------------|---------------|------|---------------|-------|---------------|-------|---------------|------|---------------|------|---------------|------|---------------|---------------|---------------|---------------|-------|
| 0x00   | GPIOx_MODER<br>(where x =<br>CI/J/K)                     | MODE B15(1:0)   | MODEN 191.0J    |             | MODER14[1:0]   | MODER13[1:0]   | MODE BASH-01   | WODER141.0J   | MODER 11 [1-0]  |     | MODER10[1:0]   |     | MODER9[1:0]   | MODER8[1:0]   |      | MODER7[1:0]   |       | MODER6[1:0]   |       | MODERS[1:0]   |      | MODER4[1:0]   |      | MODER3[1:0]   |      | MODER2[1:0]   | MODED414:01   | MODEN [1:0]   | MODEROIT:01   |       |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | (   | 0 0           | 0             | 0    | 0             | 0 1   | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x04   | GPIOX_<br>OTYPER<br>(where x =<br>AI/J/K)<br>Reset value |                 |                 |             |                |                | F              | Rese          | erve            | d   |                |     |               |               |      | OT115         |       |               | 2110  |               |      |               |      | o 076         | OT5  |               | o OT3         | o OT2         |               | o OTO |
|        | Reset value                                              | -               | _               | Τ.          | _              |                | Ť.             | _             | 0.              |     |                | _   |               |               |      | U             | 0     | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 10   | 0             | 0             | 0             | 0             | 0     |
| 0x08   | GPIOx_<br>OSPEEDR<br>(where x =<br>A.I/J/K except<br>B)  | O SPEEDB15(1:0) | OSFEEDNISH SU   | 1           | OSPEEDR14[1:0] | OSPEEDR13[1:0] | O-505 ED 04-01 | OSPEEDING 1.0 | OSPEEDR 1111:01 |     | OSPEEDR10[1:0] |     | OSPEEDR9[1:0] | OSPEEDR8[1:0] |      | OSPEEDR7[1:0] |       | OSPEEDR6[1:0] |       | OSPEEDR5[1:0] |      | OSPEEDR4[1:0] |      | OSPEEDR3[1:0] |      | OSPEEDR2[1:0] | OSDEEDDAM     | OSFEEDA (1.0) | OSPEEDRO(1:0) |       |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | 1   | 0 0           | 0             | 0    | 0             | 0 (   | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x0C   | GPIOx_PUPDR<br>(where x =<br>Cl/J/K)                     | DI IDOD 1511:01 | [0:1]CI VO JO J |             | PUPUR14[1:0]   | PUPDR13[1:0]   | 10-1301-01     | והיוז אסייטיי | PUPDR11[1-0]    |     | PUPDR10[1:0]   |     | PUPDR9[1:0]   | PUPDR8[1:0]   |      | PUPDR7[1:0]   |       | PUPDR6[1:0]   |       | PUPDR5[1:0]   |      | PUPDR4[1:0]   |      | PUPDR3[1:0]   |      | PUPDR2[1:0]   | 10.1000114:01 | מיוויים בסב   | PUPDR011:01   |       |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | 1   | 0 0           | 0             | 0    | 0             | 0 1   | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x10   | GPIOx_IDR<br>(where x =<br>AI/J/K)                       |                 |                 |             |                |                | F              | Rese          | erve            | d   |                |     |               |               |      | IDR 15        |       | -             |       | 10840         | _    |               |      | IDR6          | IDRS |               | IDR3          | IDR2          |               | IDRO  |
|        | Reset value                                              |                 |                 |             |                |                |                |               |                 |     |                |     |               |               |      | $\rightarrow$ | -     | _             |       | x >           | ( )  | ( )           | X    | X             | X    | X             | Х             | X             | Х             | X     |
| 0x14   | GPIOx_ODR<br>(where x =<br>AI/J/K)                       |                 |                 |             |                |                | F              | Rese          | erve            | d   |                |     |               |               |      | ODR 15        |       |               | ODRIZ | 200           | ODR9 |               |      | ODR6          | ODRS | ODR4          | ODR3          | ODR2          | ODR1          | ODRO  |
|        | Reset value                                              |                 | _               | _           |                | ,              |                |               |                 |     |                | _   |               |               |      | 0             | 0 (   | 0             | 0     | 0 (           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x18   | GPIOx_BSRR<br>(where x =<br>AI/J/K)                      | BR15            | BR14            | <b>BR13</b> | <b>BR12</b>    | BR11           | BR9            | BR8           | BR7             | BR6 | BR5<br>BR4     | BR3 | BR2           | BR1           | BRO  | BS15          | 0013  | 2 20          | 5512  | BS10          | BSB  | BSB           | BS7  | BS6           | BSS  | BS4           | BS3           | BS2           | BS1           | BS0   |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | 0   | 0 0           | 0             | 0    | 0             | 0 (   | 0             | 0     | 0 (           | 0    | ) (           | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x1C   | GPIOx_LCKR<br>(where x =<br>A.I/J/K)                     |                 |                 |             |                |                | Re             | serv          | /ed             |     |                |     |               |               | LCKK | LCK15         | LCK12 | CONTO         | LCK12 | LCK10         | LCK9 | LCK8          | LCK7 | LCK6          | LCK5 | LCK4          | LCK3          | LCK2          | LCK1          | LCK0  |
|        | Reset value                                              |                 |                 |             |                |                |                |               |                 |     |                |     |               |               | 0    | 0             | 0     | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x20   | GPIOx_AFRL<br>(where x =<br>AI/J/K)                      | A               | FRL             | _7[3        | [0:            | AFRI           | 6[3            | :0]           | Al              | FRL | 5[3:0]         |     | AFRL          | 4[3:0         | )]   | AFI           | RL3   | [3:0          | )]    | AFF           | RL2[ | 3:0]          | A    | FR            | L1[: | 3:0]          | A             | FRL           | .0[3:         | 8     |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | (   | 0 0           | 0             | 0    | 0             | 0 (   | 0             | 0     | 0 (           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |
| 0x24   | GPIOx_AFRH<br>(where x =<br>AI/J)                        | AF              | RH              | 15[         | 3:0]           | AFRH           | 114[3          | 3:0]          | AF              | RH  | 13[3:0]        | A   | AFRH          | 12[3          | 0]   | AFR           | H11   | [3:           | 0]    | AFR           | H10  | [3:0          | ] A  | FR            | H9[  | 3:0]          | A             | FRH           | 18[3:         | 0]    |
|        | Reset value                                              | 0               | 0               | 0           | 0              | 0 0            | 0              | 0             | 0               | 0   | 0 0            | 0   | 0 0           | 0             | 0    | 0             | 0 1   | 0             | 0     | 0 0           | 0    | 0             | 0    | 0             | 0    | 0             | 0             | 0             | 0             | 0     |

- **GPIOx\_MODER (Mode Register)**, her pin için iki bit kullanılır. Giriş, çıkış, alternatif fonksiyon veya analog modunu seçmek için kullanılır.
- **GPIOx\_OTYPER (Output Type Register)**, her pin için bir bit kullanılır. Push-pull veya Open-drain çıkış tipini seçmek için kullanılır.
- **GPIOx\_OSPEEDR (Output Speed Register)**, her pin için iki bit kullanılır. Çıkış hızını kontrol etmek için kullanılır.
- **GPIOx\_PUPDR (Pull-up/Pull-down Register)**, her pin için iki bit kullanılır. Dahili pull-up veya pull-down direncini etkinleştirmek için kullanılır.
- **GPIOx\_IDR (Input Data Register)**, her pin için bir bit kullanılır. Pinin mevcut durumunu okumak için kullanılır.
- **GPIOx\_ODR (Output Data Register)**, her pin için bir bit kullanılır. Çıkış durumunu ayarlamak veya temizlemek için kullanılır.
- **GPIOx\_BSRR (Bit Set/Reset Register)**, her pin için iki bit içerir. Bir GPIO pininin durumunu set etmek veya resetlemek için kullanılır.
- GPIOx\_LCKR (Lock Register), her pin için bir bit içerir. GPIO pin konfigürasyonunun kilitlenmesini sağlar.
- **GPIOx\_AFRL** ve **GPIOx\_AFRH** (Alternate Function Low/High Register), her biri 32-bit uzunluğunda iki registerdir ve her pin için dört bit içerir. GPIO pinlerinin alternatif fonksiyonlarını belirlemek için kullanılır.

08:02

## **02 EXTI**

## **Giriş**

- Polling method sürek işleciyi meşgul ettiği işlemlerdir. Bu işlemler için while, for döngüleri kullanılıyor.
- Önceliği yüksek işlerin mikrodenetleyici tarafından ana program akışını keserek yapılmasına interrupt denir.
- Eğer bir kesme kaynağından mikrodenetleyiciye uyarı gelirse mikrodenetleyici yapmakta olduğu işi bekletir, kesme alt programına gider, o programı icra eder, daha sonra ana programda kaldığı yerden devam eder.
- Kesmeleri genellikle çok hızlı yapılması gereken işlemlerde, anlık tepki verilmesi gereken yerlerde kullanırız.
- Harici bir kaynaktan oluşan olaylardan dolayı meydana gelen kesmelere, harici kesmeler denir.
   Harici kaynak olarak, dış ortamdan pinler vasıtasıyla gelecek kesme ve kandi içindeki donanımlardan gelen kesmeleri anlayabiliriz.
- STM32F407 mikrodenetleyicisi için porttaki 0.pin EXTIO kanalına bağlıdır.

EXTI0[3:0] bits in the SYSCFG\_EXTICR1 register



EXTI1[3:0] bits in the SYSCFG\_EXTICR1 register



EXTI15[3:0] bits in the SYSCFG EXTICR4 register



• Bunlar dışında 7 tane daha kanal vardır. Toplamda 23 kanal vardır.

EXTI line 16 is connected to the PVD output

EXTI line 17 is connected to the RTC Alarm event

EXTI line 18 is connected to the USB OTG FS Wakeup event

EXTI line 19 is connected to the Ethernet Wakeup event

EXTI line 20 is connected to the USB OTG HS (configured in FS) Wakeup event

EXTI line 21 is connected to the RTC Tamper and TimeStamp events

EXTI line 22 is connected to the RTC Wakeup event

- Karmaşık kesme isteklerinin işlemciye sürekli yük getirmemesi için işlemci içerisinde özel bir donanım bloğu oluşturulmuştur. Bu donanıma interrupt controller adı verilir.
- Kesme kontrolörü haklı bir sebeple gelen kesme isteği neticesinde düzgün işleyen programı askıya alarak kesme fonksiyonu (interrupt function) olarak adlandırılan özel kod parçasını işlemeye başlar.
- Kesme fonksiyonunun işletilmesinin bitiminde program kaldığı yerden çalışmaya devam eder.

• NVIC kontrolör mikroişlemci içerisindeki önemli donanım kesmelerini (DMA, USART, CAN, I2C ve Timer gibi) ve ayrıca External Interrupt (EXTI) adı verilen donanım vasıtasıyla portlardan gelen kesmeleri kontrol eder.



- İnterrupt kullanmak için üç farklı yapıyı ayarlamak gerekiyor. SYSCFG, EXTI ve NVIC yapılarını ayarlanarak interrupt kullanabilirim. İlk ikisi MCU ile alakalı iken üçüncüsü MPU ile alakalıdır.
- Hatlarımız dışardan multiplexer sayesinde içeriğiye bağlanıyor. Bu bağlanan hatlar aslında içeride EXTI Line olarak tanımlanıyor. Bu bağlantının birinden interrupt bekleniyor ve öncesinden SYSCFG ile söylemem gerekiyor.
- Aynı hatta bağlı yapıda birden fazla interrupt olamaz.
- Daha sonra hatlardan gelen interrupt görmemesi için maskelenmiş durumda olan hattı, EXTI ile önce kaldırmamız gerekiyor sonra gelen sinyalde yükselen kenarda mı yoksa düşen kenarda mı interrupt girmesini istediğimi belirtmem gerekiyor.
- En son bu gelen Interruptlar NVIC yapısında toplanıyorlar. Bu yapı ile birleşen hatlara IRQ olarak adlandırıyoruz.
- NVIC ayarlamasında MPU kısmında Interruptın geleceğini söylemem gerekiyor bunun için işlemcinin kendi datashetini kullanarak ulaşabiliriz.





Register

| Offset | Register                   | 31 | 30 | 29 | 28   | 27   | 26 | 25  | 24   | 23             | 22 | 21 | 20   | 19   | 18  | 17   | 16   | 15 | 14  | 13  | 12    | 1       | 10       | 6    | 8    | 7         | 9  | 5     | 4    | 3    | 2    |            |        |
|--------|----------------------------|----|----|----|------|------|----|-----|------|----------------|----|----|------|------|-----|------|------|----|-----|-----|-------|---------|----------|------|------|-----------|----|-------|------|------|------|------------|--------|
| 0x00   | SYSCFG_<br>MEMRMP          |    |    |    |      |      |    |     |      |                |    |    |      |      | F   | Rese | erve | ed |     |     |       |         |          |      |      |           |    |       |      |      |      | X MEM MODE |        |
|        | Reset value                |    |    |    |      |      |    |     |      |                |    |    |      |      |     |      |      |    |     |     |       |         |          |      |      |           |    |       |      |      |      | х          | х      |
| 0x04   | SYSCFG_PMC Reset value     |    |    | F  | Rese | erve | t  |     |      | O MII_RMII_SEL |    |    | Re   | sen  | ved |      |      |    |     |     |       |         |          | F    | Resi | erve      | d  |       |      |      |      |            |        |
| 51531  | SYSCFG_EXTICR1             |    |    |    |      |      |    | 100 |      | _              |    |    |      |      |     |      |      | E  | XTI | 3[3 | 0]    | E       | XT       | 2[3: | :0]  | E         | XT | 11[3: | 0]   | E    | XTI  | )[3:       | 0]     |
| 80x0   | Reset value                |    |    |    |      |      |    | R   | lese | erve           | d  |    |      |      |     |      |      | 0  | 0   | 0   | 0     | 0       | 0        | 0    | 0    | 0         | 0  | 0     | 0    | 0    | 0    | 0          | 0      |
| 0x0C   | SYSCFG_EXTICR2             |    |    |    |      |      |    |     |      |                | _  |    |      |      |     |      |      | E  | XTI | 7[3 | 0]    | E       | XT       | 6[3: | 0]   | E         | XT | 15[3  | 0]   | E    | XTI  | 1[3:       | 0]     |
| OXOC   | Reset value                |    |    |    |      |      |    | R   | ese  | erve           | u  |    |      |      |     |      |      | 0  | 0   | 0   | 0     | 0       | 0        | 0    | 0    | 0         | 0  | 0     | 0    | 0    | 0    | 0          | 0      |
| 0x10   | SYSCFG_EXTICR3 Reset value |    |    |    |      |      |    | R   | lese | erve           | d  |    |      |      |     |      |      |    | XTI |     |       | 1       | XTI<br>0 | 0[3  | 0]   |           |    | 0     |      | ,    | XTI8 |            |        |
|        | SYSCFG_EXTICR4             |    |    |    |      |      |    | _   |      |                |    |    |      |      |     |      |      |    | XTI |     | Value | 3314.53 |          | 14[3 |      | a section |    | 13[3  |      |      | (TI1 | 1          | 1000   |
| 0x14   | Reset value                |    |    |    |      |      |    | R   | ese  | erve           | d  |    |      |      |     |      |      |    | 0   |     |       |         |          | 0    |      | 1         |    | 0     | . 8  |      | 0    |            | 65     |
| 0x20   | SYSCFG_CMPCR               |    |    |    |      |      |    |     |      |                |    | F  | Rese | erve | d   |      |      |    |     |     |       |         | 41       |      |      | READY     |    | F     | Rese | erve | d    |            | CMP_PD |
|        | Reset value                |    |    |    |      |      |    |     |      |                |    |    |      |      |     |      |      |    |     |     |       |         |          |      |      | 0         |    |       |      |      |      |            | 0      |

- SYSCFG\_MEMRMP (Memory Remap Register), mikrodenetleyicinin bellek haritalamasını yapılandırmak için kullanılır. Bellek haritalaması, sistemdeki farklı bellek alanları arasındaki bağlantıları yönetir. Örneğin, boot sektörünü değiştirmek veya haritalamayı farklı bir bellek bölgesine taşımak için kullanılabilir.
- SYSCFG\_PMC (Peripheral Mode Configuration Register), çeşitli periferiklerin davranışlarını yapılandırmak için kullanılır. Özellikle çeşitli periferiklerin hangi güç modunda çalışacaklarını belirlemek için kullanılır.
- SYSCFG\_EXTICR (External Interrupt Configuration Registers), harici kesmelerin hangi pinlere bağlı olduğunu yapılandırmak için kullanılır. Genellikle harici donanım kesmelerini bir GPIO pinine atanabilir ve bu registerlar aracılığıyla bu atamalar yapılır.
- SYSCFG\_CMPCR (Compensation Cell Control Register), gerilim takibi ve düzeltme için kullanılır. Gerilim takibi, mikrodenetleyicinin çalışma gerilimini izleyerek enerji verimliliğini artırabilir.

| Offset | Register    | 31 | 30 | 29 | 28 | 27   | 26  | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12  | 11   | 10   | 6   | 8 | 7 | 9  | 2    | 4 | က | 2 | - | 0 |
|--------|-------------|----|----|----|----|------|-----|----|----|----|----|----|----|----|----|----|----|----|----|----|-----|------|------|-----|---|---|----|------|---|---|---|---|---|
| 0x00   | EXTI_IMR    |    |    |    | Re | sen  | ved |    |    |    |    |    |    |    |    |    |    |    |    |    | M   | R[22 | 2:0] |     |   |   |    |      |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |
| 0x04   | EXTI_EMR    |    |    |    | Re | sen  | ved |    |    |    |    |    |    |    |    |    |    |    |    |    | M   | R[22 | 2:0] |     |   |   |    |      |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |
| 0x08   | EXTI_RTSR   |    |    |    | Re | sen  | ved |    |    |    |    |    |    |    |    |    |    |    |    |    | TF  | R[22 | :0]  |     |   |   |    |      |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |
| 0x0C   | EXTI_FTSR   |    |    |    | Re | serv | ved |    |    |    |    | 8: |    |    | 8: |    |    |    |    |    | TF  | R[22 | :0]  | 118 |   |   | 14 |      |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |
| 0x10   | EXTI_SWIER  |    |    |    | Re | sen  | ved |    |    |    |    |    |    |    |    |    | i  |    | J  |    | SWI | ER[  | 22:0 | )]  |   |   |    | ð- 3 |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |
| 0x14   | EXTI_PR     |    |    |    | Re | serv | ved |    |    |    |    |    |    |    |    |    |    |    |    |    | PF  | R[22 | :0]  |     |   |   |    |      |   |   |   |   |   |
|        | Reset value |    |    |    |    |      |     |    |    |    | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0   | 0    | 0    | 0   | 0 | 0 | 0  | 0    | 0 | 0 | 0 | 0 | 0 |

- EXTI\_IMR (Interrupt Mask Register), harici kesmelerin genel olarak etkinleştirilip etkinleştirilmeyeceğini kontrol eder. Her bit, belirli bir harici kesme hattını temsil eder ve bu bitlerin set olması, ilgili kesmenin etkinleştirildiği anlamına gelir.
- EXTI\_EMR (Event Mask Register), EXTI modülü, hem kesme (interrupt) hem de event modlarında çalışabilir. Belirli bir harici kesme hattının olay modunda çalışıp çalışmayacağını kontrol eder. Yine, her bit belirli bir kesme hattını temsil eder.
- EXTI\_RTSR (Rising Trigger Selection Register), bir harici kesmenin hangi kenardan rising edge tetikleneceğini belirler. Her bit, bir kesme hattını temsil eder ve bu bitlerin set olması, ilgili kesmenin yükselen kenardan tetikleneceği anlamına gelir.
- EXTI\_FTSR (Falling Trigger Selection Register), bir harici kesmenin hangi kenardan falling edge tetikleneceğini belirler. Yine, her bit bir kesme hattını temsil eder ve bu bitlerin set olması, ilgili kesmenin düşen kenardan tetikleneceği anlamına gelir.
- EXTI\_SWIER (Software Interrupt Event Register), yazılımsal olarak bir harici kesme talebi oluşturmak için kullanılır. Her bit, belirli bir harici kesmeyi temsil eder ve bu bitin set olması, ilgili kesme hattına bir yazılımsal talep gönderileceği anlamına gelir.
- EXTI\_PR (Pending Register), hangi harici kesmelerin beklediğini gösterir. Her bit, belirli bir kesme hattını temsil eder ve bu bitlerin set olması, ilgili kesmenin beklediği anlamına gelir. Yazılım tarafından temizlenmelidir.

## **03 DMA**

## **Giriş**

- https://mikrodunya.wordpress.com/2016/06/23/dma-direct-memory-access-dogrudan-bellek-erisimi/
- **DMA** (Direct Memory Adres), veri transferlerini hiç bir CPU işlemini kullanmadan sağlaması amacıyla oluşturulmuştur.
- Çeşitli çevre birimlerinden okuduğumuz verileri bir değişkene atarız. Bu değişkenler RAM'de depolanır.
   Bu işlem normalde çevre birimlerinde okunan verinin CPU'ya alınıp ardından RAM'e yazılır. Ancak CPU kullanımı hem işlemciyi yorar hemde kayıplara yol açar. DMA sayesinde verileri direk olarak RAM'e yazma imkanı buluruz.
- DMA donanımı CPU'dan bağımsız olarak verilerimizi hızlı bir şekilde kaynak adresten hedef adrese aktarır.
  - peripheral -> memory, bir çevre biriminden (peripheral) gelen veri doğrudan belleğe (memory) aktarılır.
  - mermory -> peripheral, bellekten (memory) alınan veri doğrudan bir çevre birimine (peripheral) gönderilir.
  - o memory -> memory, bir bellek bölgesindeki (memory) veri başka bir bellek bölgesine aktarılır.
- Bu sayede CPU'nun yükünü hafifletmiş oluruz. Sistem sanki 2 CPU ile çalışıyormuş gibi düşünebiliriz.
  Örneğin bilgisayarlarımızda bulunan 4 gerçek 4 sanal çekirdekteki sanal, aslında DMA diyebiliriz. DMA
  isteği için çevresel birim tarafından (ADC, DAC, I2C vs) DMA kontrolcüsüne istek gönderilir, kontrolcüde
  bu isteğin sırası gelince ilgili çevresel birime geri bildirimde bulunur ve işlem kaynak adresten hedef
  adrese doğru gerçekleşir.
- DMA işlemi, özellikle çok fazla veri alışverişi yapıldığı durumlarda kullanılmalıdır. CPU Yükünü Azaltma,
   Verimlilik, Hız, Kesintisizlik gibi nedenlerden dolayı sistem performansını önemli ölçüde artırır.
- STM32F4'te iki adet DMA vardır. DMA1'in DMA 2'den kanal 1'in kanal 2'den yüksek olduğu bilinmektedir.
  Öncelik sırası belirtmek için dört seviye vardır. Low, Medium, High, Very High.
  Aynı anda birçok kanal kullanıldığında hangi kanalın öncelik değeri fazla ise ilk o kanal alınır.
  DMA'lar paralel olarak çalışmazlar, seri olarak çalışırlar. Bu nedenle hangisinin sırası geldi ise o anda o çalışır.



- AHB Master Portları: Şemanın sağ tarafında görülen AHB Master portları, DMA'nın hem bellek portuna hem de peripheral portlara veri aktarımı yapabilmesini sağlar. Yüksek performanslı bir veri yolu olan AHB'yi kullanarak, verilerin hızlı bir şekilde taşınmasını sağlar.
  - **Programming Port**, DMA'nın programlanmasını ve yapılandırılmasını sağlar. Mikrodenetleyicinin çekirdeği (CPU), DMA'yı programlamak için bu portu kullanır. Bu port üzerinden DMA akışları, kanallar, öncelikler ve diğer parametreler ayarlanır.
  - **Memory Port**, DMA'nın belleğe erişmesini sağlar. Bellek portu üzerinden DMA, veriyi bellekten alabilir veya belleğe yazabilir.
  - Peripheral Port, DMA'nın peripheral cihazlarla veri alışverişini gerçekleştirir. Örneğin, bir UART cihazından veri almak veya bir ADC'den ölçülen veriyi bellek adresine aktarmak için bu port kullanılır.
- Channel: Şemanın sol tarafında, her bir kanal için (CH0-CH7) bir seçim süreci olduğunu görebiliriz. Bu kanallar, belirli bir donanım isteğine (örneğin, ADC, SPI, UART gibi) karşılık gelir. Her bir kanal belirli bir DMA akışına (Stream) atanabilir.
- **Streams:** Her bir DMA denetleyicisi 8 ayrı akışa sahiptir (Stream 0 Stream 7). Bu akışlar, aynı anda birden fazla DMA işleminin yürütülmesine izin verir. Bir akış, belirli bir kaynaktan (örneğin, bir peripheral) veriyi alıp belirli bir hedefe (örneğin, bellek) iletebilir. Her akış, belirli bir kanal tarafından tetiklenir ve bu kanal üzerinden veri taşır.

Her bir stream, 8 olası kanal isteği arasından seçilebilecek bir DMA isteği ile ilişkilendirilmiştir. Çevresel birimlerden (TIM, ADC, SPI, I2C, vb.) gelen 8 request, her bir kanala bağımsız olarak bağlanır ve bu bağlantı ürünün uygulanmasına bağlıdır. DMA istek eşlemeleri için aşağıdaki tabloları inceleyebilirsiniz.

DMA1 request mapping

| Peripheral requests | Stream 0                | Stream 1                | Stream 2            | Stream 3                | Stream 4              | Stream 5        | Stream 6                | Stream 7            |
|---------------------|-------------------------|-------------------------|---------------------|-------------------------|-----------------------|-----------------|-------------------------|---------------------|
| Channel 0           | SPI3_RX                 | -                       | SPI3_RX             | SPI2_RX                 | SPI2_TX               | SPI3_TX         | -                       | SPI3_TX             |
| Channel 1           | 12C1_RX                 | -                       | TIM7_UP             | *                       | TIM7_UP               | I2C1_RX         | I2C1_TX                 | I2C1_TX             |
| Channel 2           | TIM4_CH1                |                         | I2S3_EXT_<br>RX     | TIM4_CH2                | I2S2_EXT_<br>TX       | I2S3_EXT_<br>TX | TIM4_UP                 | TIM4_CH3            |
| Channel 3           | I2S3_EXT_<br>RX         | TIM2_UP<br>TIM2_CH3     | 12C3_RX             | I2S2_EXT_<br>RX         | I2C3_TX               | TIM2_CH1        | TIM2_CH2<br>TIM2_CH4    | TIM2_UP<br>TIM2_CH4 |
| Channel 4           | UART5_RX                | USART3_RX               | UART4_RX            | USART3_TX               | UART4_TX              | USART2_RX       | USART2_TX               | UART5_TX            |
| Channel 5           | UART8_TX <sup>(1)</sup> | UART7_TX <sup>(1)</sup> | TIM3_CH4<br>TIM3_UP | UART7_RX <sup>(1)</sup> | TIM3_CH1<br>TIM3_TRIG | TIM3_CH2        | UART8_RX <sup>(1)</sup> | тімз_снз            |
| Channel 6           | TIM5_CH3<br>TIM5_UP     | TIM5_CH4<br>TIM5_TRIG   | TIM5_CH1            | TIM5_CH4<br>TIM5_TRIG   | TIM5_CH2              | :2:             | TIM5_UP                 | _                   |
| Channel 7           | -                       | TIM6_UP                 | I2C2_RX             | 12C2_RX                 | USART3_TX             | DAC1            | DAC2                    | I2C2_TX             |

DMA2 request mapping

| Peripheral requests | Stream 0               | Stream 1               | Stream 2                         | Stream 3               | Stream 4                          | Stream 5               | Stream 6                         | Stream 7                          |
|---------------------|------------------------|------------------------|----------------------------------|------------------------|-----------------------------------|------------------------|----------------------------------|-----------------------------------|
| Channel 0           | ADC1                   | SAI1_A <sup>(1)</sup>  | TIM8_CH1<br>TIM8_CH2<br>TIM8_CH3 | SAI1_A <sup>(1)</sup>  | ADC1                              | SAI1_B <sup>(1)</sup>  | TIM1_CH1<br>TIM1_CH2<br>TIM1_CH3 | .=:                               |
| Channel 1           |                        | DCMI                   | ADC2                             | ADC2                   | SAI1_B(1)                         | SPI6_TX <sup>(1)</sup> | SPI6_RX <sup>(1)</sup>           | DCMI                              |
| Channel 2           | ADC3                   | ADC3                   | -                                | SPI5_RX <sup>(1)</sup> | SPI5_TX <sup>(1)</sup>            | CRYP_OUT               | CRYP_IN                          | HASH_IN                           |
| Channel 3           | SPI1_RX                | :=::                   | SPI1_RX                          | SPI1_TX                | 8 <del>7</del> .8                 | SPI1_TX                | 25                               | -                                 |
| Channel 4           | SPI4_RX <sup>(1)</sup> | SPI4_TX <sup>(1)</sup> | USART1_RX                        | SDIO                   | -                                 | USART1_RX              | SDIO                             | USART1_TX                         |
| Channel 5           | <b>a</b>               | USART6_RX              | USART6_RX                        | SPI4_RX <sup>(1)</sup> | SPI4_TX <sup>(1)</sup>            | -                      | USART6_TX                        | USART6_TX                         |
| Channel 6           | TIM1_TRIG              | TIM1_CH1               | TIM1_CH2                         | TIM1_CH1               | TIM1_CH4<br>TIM1_TRIG<br>TIM1_COM | TIM1_UP                | TIM1_CH3                         | -                                 |
| Channel 7           | -80                    | TIM8_UP                | TIM8_CH1                         | TIM8_CH2               | TIM8_CH3                          | SPI5_RX <sup>(1)</sup> | SPI5_TX <sup>(1)</sup>           | TIM8_CH4<br>TIM8_TRIG<br>TIM8_COM |

• Arbiter: DMA denetleyicisinde, aynı anda birden fazla akışın (Stream) çalışabileceğini söyledik. Ancak aynı anda birden fazla akışın aynı hedefe (örneğin, belleğe) erişmeye çalışması durumunda, bir çakışma

- olabilir. Bu çakışmayı yönetmek için bir arbiter bulunur. Arbiter, hangi akışın öncelikli olacağına ve hangi akışın belleğe veya peripheral porta erişim sağlayacağına karar verir.
- FIFO: Her akışın (Stream) bir FIFO tampon belleği (buffer) vardır. Bu FIFO tamponları, veri akışını geçici olarak depolamak için kullanılır. FIFO kullanımı, DMA'nın veriyi daha etkin bir şekilde yönetmesine yardımcı olur, özellikle de veri hızları arasında bir uyuşmazlık olduğunda (örneğin, veri kaynağı veriyi çok hızlı gönderiyorsa veya hedef veriyi daha yavaş alıyorsa).

## Register

| Offset | Register    | 31 | 30   | 29   | 28  | 27     | 26         | 25     | 24            | 23          | 22         | 21          | 20       | 19     | 18      | 17       | 16     | 15     | 14         | 13     | 12         | 1      | 10     | 6      | 8       | 7        | 9        | 2      | 4      | 3      | 2              | 1        | 0      |
|--------|-------------|----|------|------|-----|--------|------------|--------|---------------|-------------|------------|-------------|----------|--------|---------|----------|--------|--------|------------|--------|------------|--------|--------|--------|---------|----------|----------|--------|--------|--------|----------------|----------|--------|
| 0x0000 | DMA_LISR    | F  | Rese | erve | ed  | TCIF3  | HTIF3      | TEIF3  | <b>DMEIF3</b> | Reserved    | FEIF3      | TCIF2       | HTIF2    | TEIF2  | DMEIF2  | Reserved | FEIF2  | F      | Rese       | erve   | d          | TCIF1  | HTIF1  | TEIF1  | DMEIF1  | Reserved | FEIF1    | TCIF0  | HTIF0  | TEIFO  | <b>DMEIF</b> 0 | Reserved | FEIF0  |
|        | Reset value |    |      |      |     | 0      | 0          | 0      | 0             | N.          | 0          | 0           | 0        | 0      | 0       | W.       | 0      |        |            |        |            | 0      | 0      | 0      | 0       | W.       | 0        | 0      | 0      | 0      | 0              | R        | 0      |
| 0x0004 | DMA_HISR    | F  | Rese | erve | ed  | TCIF7  | HTIF7      | TEIF7  | DMEIF7        | Reserved    | FEIF7      | TCIF6       |          | TEIF6  | DMEIF6  | Reserved | FEIF6  | F      | Rese       | erve   | d          | TCIF5  | HTIF5  |        | DMEIF5  | Reserved |          | TCIF4  |        |        | DMEIF4         | Reserved | FEIF4  |
|        | Reset value |    |      |      |     | 0      | 0          | 0      | 0             | œ           | 0          | 0           | 0        | 0      | 0       | œ        | 0      |        |            |        |            | 0      | 0      | 0      | 0       | œ        | 0        | 0      | 0      | 0      | 0              | R        | 0      |
| 0x0008 | DMA_LIFCR   |    | Rese | erv. | ed  | CTCIF3 | CHTIF3     | TEIF3  | CDMEIF3       | rved        | CFEIF3     | CTCIF2      | CHTIF2   | CTEIF2 | CDMEIF2 | Reserved | CFEIF2 |        | 200        | erve   |            | CTCIF1 | CHTIF1 | CTEIF1 | CDMEIF1 | Reserved | CFEIF1   | CTCIF0 | CHTIF0 | CTEIF0 | CDMEIFO        | Reserved | CFEIF0 |
| 0.0000 | Reset value |    | (0)  |      | cu  | 0      | 0          | 0      | 0             | Reserved    | 0          | 0           | 0        | 0      | 0       | Reserved | 0      |        |            |        | 9          | 0      | 0      | 0      | 0       | Reserved | 0        | 0      | 0      | 0      | 0              | Reserved | 0      |
| 0x000C | DMA_HIFCR   | F  | Rese | erve | ed  | CTCIF7 | CHTIF7     | CTEIF7 | CDMEIF7       | Reserved    | CFEIF7     | CTCIF6      | CHTIF6   | CTEIF6 | CDMEIF6 | -        | CFEIF6 | F      | Rese       | erve   | d          | CTCIF5 | CHTIF5 | CTEIF5 | CDMEIFS | -        | CFEIF5   | CTCIF4 | CHTIF4 | CTEIF4 | CDMEIF4        |          | CFEIF4 |
| i      | Reset value |    |      |      |     | 0      | 0          | 0      | 0             | 2           | 0          | 0           | 0        | 0      | 0       | -        | 0      |        |            |        | 72         | 0      | 0      | 0      | 0       | -        | 0        | 0      | 0      | 0      | 0              | •        | 0      |
| 0x0010 | DMA_SOCR    | F  | Rese | erve | ed  |        | CHSEL[2:0] | 8      | Man increased | lo:11 cycaw | DELIBOTION | To the same | Reserved | CT     | DBM     | DI [1-0] | 5      | PINCOS | MSIZET1-01 | [c., ] | PSIZE[1:0] |        | MINC   | PINC   | CIRC    | DIRIT-01 | 6:1      | PFCTRL | TCIE   | HTIE   | TEIE           | DMEIE    | EN     |
| 1      | Reset value |    |      |      |     | 0      | 0          | 0      | 0             | 0           | 0          | 0           |          | 0      | 0       | 0        | 0      | 0      | 0          | 0      | 0          | 0      | 0      | 0      | 0       | 0        | 0        | 0      | 0      | 0      | 0              | 0        | 0      |
| 0x0014 | DMA_SONDTR  |    |      |      |     | •      | Tive -     | ,      | 2es           | erve        | d          | i i         | -        | •      | •       |          |        |        |            |        |            |        | _      | 1      | IDT     | [15:     | .]       | -      |        | -      |                |          |        |
|        | Reset value |    |      |      |     |        |            |        |               | -           | 7          |             |          |        |         |          |        | 0      | 0          | 0      | 0          | 0      | 0      | 0      | 0       | 0        | 0        | 0      | 0      | 0      | 0              | 0        | 0      |
| 0x0018 | DMA_SOPAR   |    |      |      |     |        |            |        |               |             |            |             |          |        |         | 9        | PA[    | 31:0   | ]          |        |            |        |        |        |         |          |          |        |        |        |                |          |        |
|        | Reset value | 0  | 0    | 0    | 0   | 0      | 0          | 0      | 0             | 0           | 0          | 0           | 0        | 0      | 0       | 0        | 0      | 0      | 0          | 0      | 0          | 0      | 0      | 0      | 0       | 0        | 0        | 0      | 0      | 0      | 0              | 0        | 0      |
| 0x001C | DMA_S0M0AR  |    |      |      |     |        |            | -      |               |             |            |             |          |        |         | N        | /OA    | [31:   | 0]         |        |            |        |        |        |         |          |          |        |        |        |                |          |        |
| 4      | Reset value | 0  | 0    | 0    | 0   | 0      | 0          | 0      | 0             | 0           | 0          | 0           | 0        | 0      | 0       | 0        | 0      | 0      | 0          | 0      | 0          | 0      | 0      | 0      | 0       | 0        | 0        | 0      | 0      | 0      | 0              | 0        | 0      |
| 0x0020 | DMA_S0M1AR  |    |      | 43   | 10. |        |            | ***    | _             |             |            |             |          |        |         | ٨        | /1A    | [31:   | 0]         | 8      |            |        | _      |        |         |          |          |        | _      |        |                |          |        |
|        | Reset value | 0  | 0    | 0    | 0   | 0      | 0          | 0      | 0             | 0           | 0          | 0           | 0        | 0      | 0       | 0        | 0      | 0      | 0          | 0      | 0          | 0      | 0      | 0      | 0       | 0        | 0        | 0      | 0      | 0      | 0              | 0        | 0      |
| 0x0024 | DMA_SOFCR   |    | -    |      |     | •      | •          | -      |               | _           |            | F           | Rese     | erve   | d       |          |        |        |            |        |            |        |        |        |         | FEIE     | Reserved | F      | S[2:   | 0]     | DMDIS          | F1       |        |
|        | Reset value | 1  |      |      |     |        |            |        |               |             |            |             |          |        |         |          |        |        |            |        |            |        |        |        |         | 0        | Re       | 1      | 0      | 0      | 0              | 0        | 1      |

- DMA\_LISR ve DMA\_HISR (Low/High Interrupt Status Register), DMA'nın düşük ve yüksek öncelikli kesmelerin durumunu izleyen register'lardır. Her bir bit, ilgili DMA kanalındaki bir kesmeyi temsil eder.
- DMA\_LIFCR ve DMA\_HIFCR (Low/High Interrupt Flag Clear Register), DMA'nın düşük ve yüksek öncelikli kesme bayraklarını temizlemek için kullanılır. Her bir bit, ilgili DMA kanalındaki bir kesme bayrağını temsil eder.
- DMA\_SxCR (Stream x Configuration Register), DMA'nın belirli bir kanalının yapılandırma register'ıdır. Kanalın çalışma modu, transfer yönü, veri genişliği, bellek ve perifer adresi inkrement modu gibi özellikleri içerir.
- DMA\_SxNDTR (Stream x Number of Data Register), İlgili DMA kanalında aktarılacak veri miktarını belirten register'dır.
- DMA\_SxPAR (Stream x Peripheral Address Register), DMA'nın belirli bir kanalındaki perifer başlangıç adresini belirten register'dır.
- DMA\_SxMxAR ve DMA\_SxMxAR (Stream x Memory 0/1 Address Register), DMA'nın belirli bir kanalındaki bellek başlangıç adreslerini belirten register'lardır. Bazı STM32 modellerinde birden fazla bellek adresi kullanılabilir.

• DMA\_SxFCR (Stream x FIFO Control Register), DMA FIFO (First In, First Out) kontrolünü sağlayan register'dır. FIFO'nun kullanılması, DMA transfer performansını artırabilir.

#### Süreç

- DMA kullanarak herhangi bir işlemci üzerinde veri transferi gerçekleştirmek için genel adım sıralaması aşağıdaki gibidir.
  - Kullanılacak DMA Denetleyicisinin Belirlenmesi
    - Uygulamanız için uygun olan DMAx denetleyicisini belirleyin. İşlemcinizin hangi DMA kanallarının kullanılabilir olduğunu öğrenin.
  - Yapılandırma Ayarların Yapılması
    - Verilerin nereden nereye transfer edileceğini belirleyin.
    - Transfer edilecek **veri miktarını** (byte, half-word, word) belirleyin
    - Veri transferinin yönünü (kaynak->hedef) ve modunu (normal, döngüsel, vb.) ayarlayın.
    - Transfer tamamlandığında veya hata durumunda kesme kullanmak istiyorsanız, ilgili kesme yapılandırmalarını yapın ve kesme hizmet rutini (ISR) tanımlayın.

#### o Transferin Tetiklenmesi

• Tüm yapılandırmalar tamamlandıktan sonra, DMA kanalını başlatın. Bu işlem, yazılım veya donanım tetiklemesi ile gerçekleştirilebilir.

#### o Transferin İzlenmesi ve Tamamlanmasının Beklenmesi

- Transfer sırasında DMA durumunu izleyin ve transferin tamamlanmasını bekleyin. Eğer kesme kullanıyorsanız, kesme servis rutininde gerekli işlemleri yapın.
- Transfer tamamlandıktan sonra DMA kanalını devre dışı bırakın ve gerekli temizleme işlemlerini yapın.

08:02

## **03 ADC**

#### Giris

- Doğada var olan bütün fiziksel büyüklükler (ısı, ışık, ses, zaman vs.) analog büyüklük kavramına girer.
- Dünyadaki herhangi bir şeyi dijital sistemlerimiz ile ölçmek, değerlendirmek, işlemek ve bu değerlere göre işlem yapabilmek için ADC (Analog Digital Converter) ihtiyaç vardır.
- ADC modülleri gerek harici, gerek dahili olsun hepsi bir referans voltaja ihtiyaç duyarlar. Genellikle mikroişlemcilerde referans voltajı işlemcinin besleme gerilimidir. Bu değer aynı zamanda ayarlar yapılarak harici olarak verilebilir.
- STM32'de 12-bit ADC, ardışık yaklaşım prensibine dayanan bir analog-dijital çeviricidir. Bu çevirici, 16 harici kaynaktan, iki dahili kaynaktan ve VBAT kanalından gelen sinyalleri ölçebilmek için en fazla 19 multiplexli kanala sahiptir. Kanalların A/D dönüşümü single, continuous, scan veya discontinuous modda gerçekleştirilebilir. ADC'nin sonucu, sola ya da sağa hizalanmış 16-bit veri kaydına depolanır.
- Analog watchdog özelliği, uygulamanın giriş voltajının kullanıcı tanımlı üst veya alt sınırları aşmasını algılamasına olanak tanır.

## Cözünürlük

- ADC'ler 10, 12, 16, 24 vb. bit çözünürlükte bulunurlar.
- STM32F407'de ADC'ler 6, 8, 10 ve 12 bit çözünürlükte çalışabilirler ve referans voltajı default 3.3V'dur.
- ADC modülün 10 bit olduğunu düşünelim. 2^10 = 1024 değeri okunacak maksimum değerdir yani 0V = 0,
   3.3V = 1023 değeri bize döner. Buradan her bit değerin alacağı voltaj değerini 3,3 / 1024 = 0,0032 olarak buluruz. Buradan da biz ADC modülünden okuduğumuz değeri bu ifade ile çarparsak voltaj değerini buluruz.
   640 değeri için 640 \* 0,0032 = 2,048 V olarak buluruz.
- STM32F407'de 0 3.6V aralığında ölçümler yapılabilmektedir. Buradaki voltaj aralığında ADC birimin beslemesi (VDDA-VSSA) ile ilgili bir durumdur.
- ADC birimin besleme voltajı (VDD) ve referans gerilimi (VREF), ADC birimin ölçebileceği gerilim aralığını belirler.
- Her ne olursa olsun ADC birimi 3.6V'dan fazlasını ölçemez.
- Analog bir değerden dijital bir değer dönüşüm yapılırken dikkat edilmesi gereken hususlar vardır. Bunlardan en önemlisi, ölçülecek analog gerilim değerinin dönüşümü yapacak çipin ölçüm aralığında olması gerekir. Diğer en önemli nokta, ölçüm yapılacak hassasiyetin belirlenmesi ve buna uygun bir genişliğinde bir dönüştürücü seçilmelidir.
- Ölçüm hassasiyetinde önemli olan dönüşüm yapacak sistemin bir çözünürlüğüdür.
- Resolution = VREF/(2^n-1)
- Örneğin 0 3.3V aralığı arası ölçüm yapabilen bir ADC ölçüm ünitesinin ölçebileceği minimum değer yaklaşık olarak formülden 8 bit çözünürlük için 12mV, 10 bit çözünürlük için 3,2mV, 12 bit çözünürlük için 805uV'tur.
- Çözünürlük arttıkça (bit sayısı arttıkça), ADC'nin ölçebileceği minimum voltaj değeri küçülür ve bu da daha hassas ölçümler yapabilmenizi sağlar.

#### **Cevrim Süresi**

- <a href="https://controllerstech.com/adc-conversion-time-frequency-calculation-in-stm32/">https://controllerstech.com/adc-conversion-time-frequency-calculation-in-stm32/</a> linkten ADC için çevrim süresinin nasıl hesaplandığı ile ilgili yazıyı okuyabiliriz.
- STM32F407'de ADC birimin ulaşabileceği maximum hız 36 MHz'dir. Bu hız aynı zamanda ADC çözünürlüğü ile ters orantılıdır. Çözünürlük **arttıkça** ADC birimin ölçüm hızı **düşmektedir**.
- Çevrim süresi hesabı için üç değere ihtiyaç var. Bunlar Cycles, Sampling Time ve Clock'tur.
- Cycles değeri seçilen Resolution değerine bağlıdır.
- Sampling Time ve Clock değerleri ise istediğimiz çevrim süresine göre değiştirebiliriz.
- ADC'de örnekleme süresi genellikle 3, 15, 28, 56, 84, 112, 144, 480 ADC saat çevrimi (cycles) olarak seçilebilir. Bu, sinyali yeterince doğru bir şekilde yakalamak için önemlidir.
- Clock değeri ADC'nin bağlı olduğu clock hattına bağlıdır.
- Tüm işlemcilerde aynı mantıktır fakat formül işlemciye göre farklılık gösterebilir bunun için kaynaklardan bakılması gerekir.
- Tconv = Sampling Time + Cycles / ADC Clock

- Tconv: Dönüşüm süresi (conversion time)
- o Sampling Time: ADC'nin sinyali örnekleme süresi (örnekleme çevrimleri ile belirtilir)
- Cycles: ADC çözünürlüğüne bağlı olarak kullanılan ek çevrimler. 12-bit ADC için bu değer genellikle 12 cevrimdir.
- o ADC Clock: ADC'nin saat frekansı
- Eğer hızlı bir sinyali ölçmeniz gerekiyorsa, yüksek bir dönüşüm frekansı seçmelisiniz. Örneğin, ses sinyalleri veya hızlı değişen analog sinyaller için dönüşüm frekansı yüksek olmalıdır.
  - Ancak çok yüksek frekanslar, özellikle gürültülü ortamlarda sinyal doğruluğunu azaltabilir, bu nedenle filtreleme ve örnekleme süresi dikkatle seçilmelidir.
- Daha yavaş sinyaller için (örneğin sıcaklık ölçümü gibi) düşük bir dönüşüm frekansı yeterli olabilir. Daha uzun örnekleme süresi kullanarak sinyali daha doğru bir şekilde ölçebilirsiniz.
  - Ayrıca düşük dönüşüm frekansı güç tüketimini azaltabilir.
  - Yüksek Çözünürlük, 12-bit çözünürlük gibi daha hassas ölçümler sağlar, ancak dönüşüm süresini artırır.
- Örnekleme süresi ne kadar düşükse, dönüşüm o kadar hızlı olur, ancak ölçüm hassasiyeti ve doğruluğu azalabilir.
- Genel olarak belirli bir sinyal frekansını doğru şekilde örneklemek için **Nyquist kriterine** uymak gerekir. Bu kritere göre, örnekleme frekansı, ölçülen sinyalin en yüksek frekans bileşeninin en az iki katı olmalıdır.
  - Yavaş değişen sinyaller (örneğin sıcaklık sensörleri, basınç sensörleri, potansiyometreler), dönüşüm frekansı birkaç kHz olabilir (1-10 kHz aralığı genellikle yeterlidir).
  - Orta hızlı sinyaller (örneğin ses sinyalleri, motor hız sensörleri), dönüşüm frekansı genellikle 10 kHz -100 kHz aralığında olmalıdır.
  - Hızlı sinyaller (örneğin RF sinyalleri, yüksek frekanslı analog sinyaller), dönüşüm frekansı 100 kHz ile
     MHz mertebesinde olabilir.

Ancak çoğu uygulama için 10 kHz - 1 MHz aralığı yeterlidir.

## **Calışma Modları**

- **Single Conversion Mode**, bir **tek** dönüşüm gerçekleştirildikten sonra ADC'nin otomatik olarak durmasını sağlar. Her dönüşüm, başlatma komutu ile başlatılır ve tamamlandığında ADC otomatik olarak durur.
- Continuous Conversion Mode, başlatıldığı andan itibaren sürekli olarak dönüşümler gerçekleştirir.

  Otomatik durma olmadığı için dönüşümler devam eder, kullanıcı tarafından durdurulana kadar devam eder.
- **Scan Mode,** belirli bir kanal listesini otomatik olarak **tarama** yeteneğine sahiptir. Tarama modu, birden fazla kanalı tek bir dönüşüm başlatma komutu ile sırayla ölçmeyi sağlar.
- **Discontinuous Mode**, kullanıcı belirli bir kanal listesinin **ardışık** olarak ölçülmesini sağlayabilir. Ancak, kanal arasında belirli bir gecikme bulunabilir.

## Ölçüm Yöntemleri

- ADC ölçümlerini almak için kullanılan farklı yöntemler şunlardır: Polling, Interrupt ve DMA
- <a href="http://www.elektrobot.net/stm32-adc-kullanimi-polling-interrupt-ve-dma/">http://www.elektrobot.net/stm32-adc-kullanimi-polling-interrupt-ve-dma/</a> ile <a href="https://controllerstech.com/stm32-adc-single-channel/">https://controllerstech.com/stm32-adc-single-channel/</a> linkten Polling, Interrup ve DMA metodu kullanarak yapılan örnekleri inceleyebiliriz.
- **Polling** yöntemi, mikrodenetleyici ADC'nin çevrim süresince farklı bir işlem yapmaz ve çevrimin bitmesini bekler. Yapılacak ölçümün çok hızlı olmasının gerekmediği yada uzun zaman aralıklarında tek ölçüm yapılmasının yeterli olduğu durumlarda sıklıkla kullanılır.
- Interrupt yöntemi, ADC dönüşümü tamamlandığında bir kesme çağrısı gerçekleşir. Böylece
  mikrodenetleyicinin başka işlerle meşgulken dahi ADC verilerini işlemesine izin verir.
  Daha karmaşık uygulamalarda, dönüşüm tamamlandığında hemen yanıt verilmesi gereken durumlar için
  uygundur. Verimli kullanım, mikrodenetleyicinin diğer görevlere odaklanmasını sağlar.
- **DMA** yöntemi, ADC sonuçları doğrudan belleğe kopyalanır, bu da CPU'nun dahil olmadan çalışmasına olanak tanır. Büyük veri setlerini hızlı bir şekilde işlemek ve mikrodenetleyicinin CPU'sunu diğer görevlere odaklamak için uygundur. Bellek yönetimi konusunda dikkatlice ele alınması gerekebilir.
- DMA'nın Interrupt ile kullanımından en büyük farkı, ADC'nin çevrimi tamamladıktan sonra elde ettiği değeri hafıza bölgesine DMA tarafından yazılmasıdır. Böylece mikrodenetleyici hiç bir şekilde ADC işlemleri ile meşgul olmaz. Özellikle çok sayıda ölçümün ard arda ve hızlı yapılmasının istendiği durumlarda DMA kullanılır.



Register

| Offset     | Register             | 31                   | 30      | 29         | 28  | 27    | 56    | 25       | 24  | 23                   | 22       | 21           | 20   | 19   | 18   | 17  | 16   | 15      | 14            | 13   | 12      | 11     | 10    | 6       | 8    | 7      | 9     | 2     | 4    | က     | 2   | -    | 0    |
|------------|----------------------|----------------------|---------|------------|-----|-------|-------|----------|-----|----------------------|----------|--------------|------|------|------|-----|------|---------|---------------|------|---------|--------|-------|---------|------|--------|-------|-------|------|-------|-----|------|------|
| 0x00       | ADC_SR               |                      |         |            |     |       |       |          |     |                      |          |              | F    | Rese | erve | d   |      |         |               |      |         |        |       |         |      |        |       |       | STRT | JSTRT |     |      | AWD  |
|            | Reset value          |                      |         |            |     | _     | _     |          |     |                      |          | _            |      |      |      |     |      |         |               | _    |         |        |       |         |      |        |       | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x04       | ADC_CR1              |                      | Re      | serv       | ed  |       | OVRIE | RESI1:01 |     | AWDEN                | JAWDEN   |              | F    | Rese | erve | d   |      | I<br>NU | DISC<br>IM [2 | 2:0] | JDISCEN | DISCEN | JAUTO | AWD SGI | SCAN | JEOCIE | AWDIE | EOCIE | ,    | AWD   | СН  | [4:0 | ]    |
|            | Reset value          | 1                    |         |            |     |       | 0     |          | 0   | 0                    | 0        |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x08       | ADC_CR2              | Re<br>se<br>rv<br>ed | SWSTART | EXTEN[1:0] |     | EXT   |       | 54       | :0] | Re<br>se<br>rv<br>ed | JSWSTART | IEXTENITA-01 |      |      | [3   | 0]  |      | F       | Rese          | rve  | i       | ALIGN  | EOCS  | SOO     | DMA  |        | F     | Rese  | erve | d     |     | CONT | ADON |
|            | Reset value          |                      | 0       | 0          | 0   | 0     | 0     | 0        | 0   |                      | 0        | 0            | 0    | 0    | 0    | 0   | 0    |         |               |      |         | 0      | 0     |         | 0    |        |       |       |      |       |     | 0    | 0    |
| 0x0C       | ADC_SMPR1            |                      |         |            |     |       |       |          |     |                      |          |              |      | _    |      | 100 |      |         | SM            |      | _       |        |       |         |      |        |       |       |      |       |     |      |      |
| 2430844.00 | Reset value          | 0                    | 0       | 0          | 0   | 0     | 0     | 0        | 0   | 0                    | 0        | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             |      | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x10       | ADC_SMPR2            |                      | -       | - 1        | -   |       | _     | -        | - 1 |                      |          |              |      |      |      |     | -    |         | SM            |      |         | _      |       |         |      | -      |       |       |      |       | - 1 |      |      |
|            | Reset value          | 0                    | 0       | 0          | 0   | 0     | 0     | 0        | 0   | 0                    | 0        | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x14       | ADC_JOFR1            |                      |         |            |     |       |       |          |     | F                    | lese     | rve          | d    |      |      |     |      |         |               |      |         |        | •     |         | _    |        | FSE   | _     |      | _     | 0.1 | 0    |      |
|            | Reset value          |                      |         |            |     |       |       |          |     |                      |          |              |      |      |      |     |      |         |               |      |         | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    |       | 0   | 0    | 0    |
| 0x18       | ADC_JOFR2            |                      |         |            |     |       |       |          |     | F                    | ese      | rve          | d    |      |      |     |      |         |               |      | - 5     | _      | -     | -       | _    | _      | FSE   |       |      | _     | - 1 |      | _    |
| XXXXX      | Reset value          |                      |         |            | _   |       | _     |          |     | 11                   |          |              | -    |      |      | _   |      |         |               |      |         | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    |       | 0   | 0    | 0    |
| 0x1C       | ADC_JOFR3            |                      |         |            |     |       |       |          |     | F                    | ese      | rve          | d    |      |      |     |      |         |               |      | -       | _      | 0     |         | _    | _      | FSE   | _     |      | -     | 0   |      |      |
|            | Reset value          |                      |         |            |     |       |       |          |     |                      |          |              |      |      |      |     |      |         |               |      |         | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x20       | ADC_JOFR4            |                      |         |            |     |       |       |          |     | F                    | ese      | rve          | d    |      |      |     |      |         |               |      | -       |        | •     | -       | _    |        | FSE   |       | _    | -     | - 1 |      | _    |
|            | Reset value          |                      |         |            |     |       |       |          |     |                      |          |              |      |      |      |     |      |         |               |      |         | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x24       | ADC_HTR              | -                    |         |            |     |       |       |          |     | F                    | lese     | rve          | d    |      |      |     |      |         |               |      | 3       |        |       | -       | -    | _      | ]ТН   |       | _    |       | -   |      | _    |
|            | Reset value          |                      |         |            |     |       |       |          |     |                      |          |              |      |      |      |     |      |         |               |      |         | 1      | 1     | 1       | 1    | 1      | 1     | 1     | 1    | 1     | 1   | 1    | 1    |
| 0x28       | ADC_LTR              |                      |         |            |     |       |       |          |     | F                    | ese      | rve          | d    |      |      |     |      |         |               |      | 3       |        | 0     |         |      |        | LT[   |       |      |       | _   | 0    | _    |
|            | Reset value          |                      |         |            |     |       |       |          | -   |                      | 1.00     | -01          |      | _    |      |     |      |         | D             |      | _       | 0      | 0     | -       | 0    | 0      | 0     | 0     |      | 0     | U   | 0    | 0    |
| 0x2C       | ADC_SQR1             |                      |         | R          | ese | rved  |       |          |     |                      | L[3      | -            |      |      |      |     |      |         | Reg           |      | _       |        | _     | -       |      | -      | _     | -     |      |       | 0   |      | _    |
|            | Reset value          | _                    |         |            |     |       |       |          | - 2 | 0                    | 0        | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 020        | ADC_SQR2             | Vec                  |         | _          | _   | _     | _     |          |     |                      | _        | _            | _    | Reg  | ular | cn  | anne | el se   | eque          | nce  | SQ      | x_x    | Dits  | 5       | _    | _      |       |       | _    | _     | _   | _    | _    |
| 0x30       | Reset value          | Reserved Reserved    |         | 0          | 0   | 0     | 0     | 0        | 0   | 0                    | 0        | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 22 1000 14 | ADC_SQR3             | ved                  |         |            |     |       | _     |          |     |                      |          | _            |      | Reg  | ular | ch  | anne | el se   | eque          | nce  | SQ      | x_x    | bits  | 5       |      |        |       |       |      |       |     |      |      |
| 0x34       | Reset value          | Reser                |         | 0          | 0   | 0     | 0     | 0        | 0   | 0                    | 0        | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x38       | ADC_JSQR             |                      |         |            | E   | Reser | vei   | d        |     |                      |          |              | 1:0] |      |      |     |      | 1       | njec          | ted  | cha     | nne    | l se  | que     | nce  | JS     | Qx_   |       | s    |       |     |      |      |
| UNGO       | Reset value          |                      |         |            |     | 10001 |       |          |     |                      |          | 0            | 0    | 0    | 0    | 0   | 0    | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x3C       | ADC_JDR1             |                      |         |            |     |       |       | B        | ese | rve                  | d        |              |      |      |      |     |      |         |               |      |         |        |       | JD      | ATA  | 1[15   | [0:   |       |      |       |     |      |      |
| UNGO       | Reset value          |                      |         |            |     |       |       |          |     | .,,                  | **       |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x40       | ADC_JDR2 Reset value |                      |         |            |     |       |       | R        | ese | rve                  | d        |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     |         | O O  | _      | _     | 0     | 0    | 0     | 0   | 0    | 0    |
| -          | ADC_JDR3             |                      |         |            | _   |       | _     | _        |     | _                    |          |              |      |      |      | _   |      |         |               |      |         |        |       |         | ATA  | _      | _     |       |      |       |     |      |      |
| 0x44       | Reset value          |                      |         |            |     |       |       | R        | ese | rve                  | d        |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     |         |      |        | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x48       | ADC_JDR4             |                      |         |            |     |       |       | Г        | ese | n/e                  | d        |              |      |      |      |     |      |         |               |      |         |        |       | JD      | ATA  | 1[15   | [0:   |       |      |       |     |      |      |
| UX46       | Reset value          | 1                    |         |            |     |       |       | R        | ese | ve                   | u        |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |
| 0x4C       | ADC_DR               |                      |         |            |     |       |       | P        | ese | n/e                  | d        |              |      |      |      |     |      |         |               |      | -       |        |       | -       |      |        | 1[15  |       |      |       |     |      |      |
| 0,40       | Reset value          |                      |         |            |     |       |       | 14       | cse | , ve                 | 4        |              |      |      |      |     |      | 0       | 0             | 0    | 0       | 0      | 0     | 0       | 0    | 0      | 0     | 0     | 0    | 0     | 0   | 0    | 0    |

- ADC\_SR (Status Register), ADC durumunu izleyen bu register, dönüşüm tamamlandığında, taşma veya analog bekçi olaylarının gerçekleştiğini belirten bayrakları içerir.
- ADC\_CR1 (Control Register 1), Bu register, dönüşüm kesmelerini etkinleştirme, scan modunu kontrol etme, discontinuous modu ve enjekte dönüşümleri yönetme gibi temel ADC kontrol ayarlarını içerir.
- ADC\_CR2 (Control Register 2), ADC'nin genel kontrolünü sağlayan bu register, ADC'nin etkinleştirilmesi, continuous conversion modu, DMA modu, kalibrasyon ve harici tetikleme seçenekleri gibi ayarları içerir.
- ADC\_SMPR1 ve ADC\_SMPR2 (Sampling Time Register 1 ve 2): Örnekleme süresini belirleyen bu registerlar, her bir kanalın örnekleme süresini ayarlamanızı sağlar.
- ADC\_DR (Data Register), Dönüşüm sonuçlarını depolar; yani ADC tarafından ölçülen analog sinyalin dijital karşılığını içerir.

| Offset | Register               | 31 | 30 | 29 | 28   | 27   | 26  | 25   | 24   | 23      | 22    | 21  | 20   | 19        | 18 | 17          | 16    | 15         | 14        | 13    | 12       | 11        | 10      | 6     | 8     | 7        | 9    | 5     | 4    | 3         | 2     | ,     | 0     |
|--------|------------------------|----|----|----|------|------|-----|------|------|---------|-------|-----|------|-----------|----|-------------|-------|------------|-----------|-------|----------|-----------|---------|-------|-------|----------|------|-------|------|-----------|-------|-------|-------|
| 0x00   | ADC_CSR<br>Reset value |    |    |    | F    | Rese | rve | d    |      |         |       | OVR | STRT | D O JSTRT | 0  | o EOC       | O AWD | Doconion   | עפאפו אפת | o OVR | O STRT   | D O JSTRT | SO JEOC | o EOC | O AWD | Reserved |      | o OVR | STRT | D O JSTRT | 0     | o EOC | O AWD |
| 0x04   | ADC_CCR                |    |    | F  | Rese | rve  | d   |      |      | TSVREFE | VBATE | F   | lese | rve       | i  | ADCPRET1:01 |       | DAMA [1-0] | io: Ibino | Sdd   | Reserved | DE        | ELA'    | Y [3  | :0]   | Res      | sen  | /ed   | Pi   | MUI       | LTI ( | [4:0] |       |
|        | Reset value            |    |    |    |      |      |     |      |      | 0       | 0     |     |      |           |    | 0           | 0     | 0          | 0         | 0     |          | 0         | 0       | 0     | 0     |          |      |       | 0    | 0         | 0     | 0     | 0     |
| 0x08   | ADC_CDR                |    |    |    |      |      | Re  | gula | r DA | ATA:    | 2[15  | [0: |      |           |    | _           |       |            |           |       |          |           | Re      | gula  | r D   | ATA      | 1[15 | 5:0]  |      |           |       |       |       |
| UXUO   | Reset value            | 0  | 0  | 0  | 0    | 0    | 0   | 0    | 0    | 0       | 0     | 0   | 0    | 0         | 0  | 0           | 0     | 0          | 0         | 0     | 0        | 0         | 0       | 0     | 0     | 0        | 0    | 0     | 0    | 0         | 0     | 0     | 0     |

- ADC'deki **common registerlar**, birden fazla ADC modülünün ortak kullanıldığı durumlar için genel ayarları ve durumu izlemek için tasarlanmış registerlardır. Bu registerlar, birden fazla ADC'nin ortak özelliklerini kontrol etmek ve izlemek için kullanılır.
- ADC\_CSR (Common Status Register): ADC modülünün genel durumunu gösteren bu register, özellikle birden fazla ADC'nin kullanıldığı durumlarda ortak durumu izlemek için kullanılır.
- ADC\_CCR (Common Control Register): Bu register, ortak ayarları içerir. Örneğin, referans voltajlarını (VREF+ ve VREF-) belirlemek gibi genel ADC kontrol parametrelerini içerir.
- ADC\_CDR (Common Data Register): Birden fazla ADC kullanıldığında, çeşitli ADC'lerden gelen verileri depolar.

08:02

## **04 DAC**

# Giriş

- DAC, "Digital-to-Analog Converter" dijital sinyalleri analog sinyallere dönüştürmek için kullanılır. Genellikle mikrodenetleyiciler, bilgisayarlar, ses sistemleri ve diğer dijital cihazlar gibi dijital veri kaynaklarından gelen dijital verileri, analog çıkış cihazlarına (örneğin hoparlörler veya ses sistemleri) uygun bir şekilde aktarmak için kullanılırlar.
- STM32F407, 0-3.3 V arasında tüm gerilimleri çıkış olarak vermemizi sağlar.
- STM32F407 mikrodenetleyicisi içerisinde dahili olarak 12 bit tampona sahip, iki adet DAC birimi bulunur. Bu birimler sayesinde dijital bir veriyi analog bir veriye dönüştürerek çıkış üretilebilir.
- STM32F407'ye ait DAC birimleri 8 bit veya 12 bit değerinde çıkış üretilebilirler.
- 12 bit değerinde kullanılırken, veri 16 bitlik kaydedici içerisinde sola veya sağa dayalı şekilde kullanılabilir.
- DAC biriminin önemli özelliklerinden bir tanesi, gürültü veya sinyali üretebilme özelliğidir.
- Üçgen dalga üretebilme özelliğine sahiptir.
- DAC birimleri APB1 veri yoluna bağlıdır, kullanmak için aktif etmek gereklidir.
- DAC için hangi pin/pinler kullanılacaksa ilgili pin/pinler GPIOA->CRL registerından analog moda alınmalıdır.

## Çözünürlük

 STM32'de DAC çözünürlüğünü arttırmak için Vref+ girişi bulunmaktadır fakat bu pin yüksek işlemcilerde bulunmaktadır. Vref+ ve Vref- pini bulunmayan işlemcilerde bu pinler dahili olarak VDDA ve VSSA' ya bağlıdır. VDDA ve VSSA ise VDD ile VSS'ye bağlanması zorunludur. Buradanda Vref+ geriliminin besleme gerilimini geçemeyeceğini anlıyoruz.

## DACoutput = Vref x DOR / 4096

- Yukarıdaki ifade ile DAC çıkış voltajı hesaplanır. Biz DAC değerlerimizi DHR registerina yazarız ve tetikleme sonucunda DHR'deki veri DOR registerina aktarılır, DOR registerini sadece okuyabiliriz.
- 12 bitlik çözünürlüğe sahip bir DAC biriminin referans gerilimleri Vssa = 0 V, Vdda = +3 V ele alınır ise, adım başına üreteceği voltaj şu şekilde hesaplanır; DACoutput = Vref/4095
   Buradan adım başına düşen voltaj, DACoutput=3V/4095 = 732,600732
   Örneğin 1V elde etmek isteniyorsa:, 1/0,000732600 = 1365 değeri elde edilir.

#### Çalışma Modları

- STM32 mikrodenetleyicilerinde DAC modülü genellikle tek kanal, çift kanal, üçgen dalga ve gürültü oluşturma modları gibi farklı çalışma modlarına sahiptir.
- **Tek Kanal Modu**, Tek bir DAC kanalı üzerinden analog çıkış sağlar. Örneğin, STM32 mikrodenetleyicilerinde "DAC\_Channel\_1" kullanarak tek kanal modunda DAC'ı kullanabilirsiniz.
- Çift Kanal Modu, iki DAC kanalı üzerinden bağımsız olarak analog çıkış sağlar. Örneğin, STM32 mikrodenetleyicilerinde "DAC\_Channel\_1" ve "DAC\_Channel\_2" kullanarak çift kanal modunda DAC'ı kullanabilirsiniz.
- Üçgen Dalga Modu, DAC, üçgen dalga formunu üretebilir. Bu modda, DAC çıkışı belirli bir frekansta bir üçgen dalga formunu takip eder.
- **Gürültü Oluşturma Modu**, DAC, belirli bir frekansta gürültü sinyali üretebilir. Bu modda, DAC çıkışı belirli bir frekansta rasgele değerler üreterek bir gürültü sinyali oluşturur.

#### Tetikleme İşlemleri

- Genellikle yazılımsal ve harici tetikleme (triggering) yöntemleri ile kullanılabilir. Bu yöntemler, DAC'nin çıkışını kontrol etmek ve çıkış verisini belirli bir zamanlama veya olaya bağlamak için kullanılır.
- **Software Triggering**, Yazılımsal tetikleme, mikrodenetleyici yazılımı tarafından kontrol edilen bir tetikleme yöntemidir. Yazılım, DAC çıkışını başlatmak veya durdurmak için özel bir komut kullanır. Bu yöntem, zamanlama ile ilgili hassas kontrol gerektiren durumlarda kullanışlıdır. Örneğin, bir zamanlayıcı kesmesi veya belirli bir durum gerçekleştiğinde DAC çıkışını güncellemek için yazılımsal tetikleme kullanılabilir.
- External Triggering, DAC modülünü dış bir olaya (örneğin, bir zamanlayıcı kesmesi, bir GPIO değişikliği veya başka bir harici sinyal) bağlamak anlamına gelir. Harici bir sinyal algılandığında veya belirli bir durum gerçekleştiğinde, DAC çıkışını güncellemek için harici bir sinyal kullanılabilir.

#### **Farklılıkları**

- DAC ve PWM, her ikisi de dijital sinyalleri analog sinyallere dönüştürmek için kullanılan yöntemlerdir, ancak farklı çalışma prensiplerine sahiptirler.
- DAC, doğrudan dijital değerleri analog voltaj veya akıma dönüştürürken, PWM, darbe genişliği modülasyonu yoluyla bir analog etki oluşturur.
- DAC, genellikle doğrudan analog çıkış sağlar ve daha hassas bir çözünürlük sunabilir. PWM ise daha çok göreceli ve yaklaşık bir çözünürlük sağlar.
- DAC, genellikle özel bir entegre devre içerirken, PWM, genellikle bir mikrodenetleyici tarafından kontrol edilir.
- DAC, yüksek hassasiyet gerektiren ses uygulamalarında daha tercih edilebilirken, PWM, motor hız kontrolü gibi uygulamalarda daha uygun olabilir.



Register

| Offset | Register        | 31       | 30         | 29               | 28     | 27 | 26  | 25  | 24  | 23    | 22          | 21   | 20     | 19   | 18   | 17    | 16  | 15       | 14   | 13        | 12     | 11 | 10   | 6    | 80   | 7  | 9           | u    | 0 4        |           | 2    | -       | 0       |
|--------|-----------------|----------|------------|------------------|--------|----|-----|-----|-----|-------|-------------|------|--------|------|------|-------|-----|----------|------|-----------|--------|----|------|------|------|----|-------------|------|------------|-----------|------|---------|---------|
| 0x00   | DAC_CR          | Recenad  | neserven   | <b>DMAUDRIE2</b> | DMAEN2 | М  | AMF | 2[3 | :0] |       | AVE<br>2:0] | TS   | SEL2[  | 2:0] | TEN2 | BOFF2 | EN2 | Reserved | 200  | DMAUDRIE1 | DMAEN1 | MA | MP   | 1[3: | 0]   |    | AVE<br>2:0] | Т    | SEL<br>:0] | .1[2<br>] | TEN1 | BOFF1   | EN1     |
| 0x04   | DAC_<br>SWTRIGR |          |            | Gree             |        |    |     |     |     |       |             | 92.  |        | 12   | Re   | serv  | ed  |          |      | v         |        | 2  |      |      |      |    |             | Vice |            |           |      | SWTRIG2 | SWTRIG1 |
| 0x08   | DAC_<br>DHR12R1 |          |            |                  |        |    |     |     |     |       | Rese        | erve | ed     |      |      |       |     |          |      |           |        |    |      |      | C    | AC | C1D         | HR   | (11:       | 0]        |      |         |         |
| 0x0C   | DAC_<br>DHR12L1 |          |            |                  |        |    |     |     | Re  | eserv | ed          |      |        |      |      |       |     |          |      |           | 0      | AC | C1D  | HR   | [11: | 0] |             |      |            | R         | eser | ved     |         |
| 0x10   | DAC_<br>DHR8R1  |          |            |                  |        |    |     |     |     |       |             | F    | Reser  | ved  |      |       |     | -        |      |           |        |    |      |      |      | DA | ACC         | 1DI  | HR[7       | 7:0]      |      |         |         |
| 0x14   | DAC_<br>DHR12R2 |          |            |                  |        |    |     |     |     |       | Rese        | erve | ed     |      |      |       |     |          |      |           |        |    |      |      | C    | AC | C2D         | HR   | [11:       | 0]        |      |         |         |
| 0x18   | DAC_<br>DHR12L2 |          |            |                  |        |    |     |     | Re  | eserv | ed          |      |        |      |      |       |     |          |      |           | [      | AC | C2D  | HR   | [11: | 0] |             |      |            | 1         | Res  | erve    | d       |
| 0x1C   | DAC_<br>DHR8R2  |          |            |                  |        |    |     |     |     |       |             | F    | Reser  | ved  |      |       |     |          |      |           |        |    |      |      |      | DA | ACC:        | 2DI  | HR[7       | 7:0]      |      |         |         |
| 0x20   | DAC_<br>DHR12RD | F        | Rese       | erve             | d      |    |     |     |     | DA    | CC2E        | OHR  | R[11:0 | ]    |      |       |     | F        | Rese | erve      | d      |    |      |      | C    | AC | C1D         | HR   | [11:       | 0]        |      |         |         |
| 0x24   | DAC_<br>DHR12LD |          |            |                  |        | DA | CC2 | DHF | ₹[1 | 1:0]  |             |      |        | F    | Rese | rve   | d   |          |      |           | 0      | AC | C1E  | HR   | [11: | 0] |             |      |            |           | Res  | erve    | d       |
| 0x28   | DAC_<br>DHR8RD  |          |            |                  |        |    |     |     | Re  | eserv | ed          |      |        |      |      |       |     |          | [    | AC        | C2E    | HR | [7:0 | ]    |      | DA | ACC         | 1DI  | HR[7       | 7:0]      |      |         |         |
| 0x2C   | DAC_<br>DOR1    |          |            |                  |        |    |     |     |     |       | Rese        | erve | d      |      |      |       |     |          |      |           |        |    |      |      | D    | AC | C1D         | OR   | [11:       | 0]        |      |         |         |
| 0x30   | DAC_<br>DOR2    |          |            |                  |        |    |     |     |     |       | Rese        | erve | ed     |      |      |       |     |          |      |           |        |    |      |      | 0    | AC | C2D         | OF   | [11:       | 0]        |      |         |         |
| 0x34   | DAC_SR          | Recorded | na ala ala | DMAUDR2          |        |    |     |     |     |       | Re          | esen | ved    |      |      |       |     |          |      | DMAUDR1   |        |    |      |      |      | Re | serv        | ed   |            |           |      |         |         |

- DAC\_CR (Control Register), DAC'nin genel kontrolünü sağlayan bu register, örneğin çıkış voltaj seviyesi, çıkış güçlendirme ve trigger seçeneklerini içerir.
- DAC\_SWTRIGR (Software Trigger Register), yazılım tetikleme işlemlerini kontrol etmek için kullanılır.
- DAC\_DHR (Data Holding Register), bu register'lar, DAC'ye gönderilecek dijital veriyi içerir.
- DAC\_SR (Status Register), DAC durumunu izlemek için kullanılır.
- DAC\_DOR (Data Output Register), DAC'nin çıkışından okunan gerçek zamanlı dijital çıkış verisini temsil eder. Dönüştürülen analog sinyalin temsil ettiği dijital değeri içerir.

## **06 TIMER**

## **Giriş**

- Timer modülünün temel görevi zamanlama yapmaktır. İşlemci frekanasına bağlı olarak çalışırlar. Dışarıdan gelen pulse darbelerini sayarlar. İşlemciye tanıtılan bir süre ile, geçen süreyi karşılaştırma ve belli bir süre sonunda kesme üretme gibi işlemlerde kullanılırlar.
- Sayıcı birimi sabit bir frekans kaynağı ile besleniyorsa Timer olarak çalışır. Zamanlayıcının bir adımı 1/f süresine denk gelir. Örneğin 1 kHz ile beslenen bir zamanlayıcının her adımı 1 ms demektir.
- 1kHz ile beslenen zamanlayıcıyı t1 anında okuduğumuzda değeri 100, t2 anında okuduğumuzda değeri 250 ise, t2-t1 arasında geçen süre 150ms demektir. Zamanlayıcılar ile bu şekilde zaman ölçümü ya da periyodik işlemlerin gerçekleştirilmesini sağlarlar.
- Timer, belirli bir süre veya sayım gerçekleştirdikten sonra, sayaç değeri belirli bir sınırı aşarsa veya taşarsa, overflow durumu ortaya çıkar. Bu zamanlayıcı bir belirli sayıya kadar sayıyorsa sayaç bu sayıya ulaştığında, taşma overflow gerçekleşir ve sayaç sıfırlanarak yeniden başlar.

## Yapılandırma

- STM32 mikrodenetleyicilerinde Timer ayarlarken, **prescaler** ve **period** değerleri zamanlayıcının üreteceği frekansı veya zamanı belirler. Bu değerler genellikle belirli bir zaman aralığı, frekans veya PWM sinyali elde etmek için seçilir.
- Prescaler, zamanlayıcıya giren saat sinyalini bölmek için kullanılır. Örneğin, eğer bir zamanlayıcı 72 MHz'lik bir saat sinyaliyle çalışıyorsa ve prescaler değeri 71 olarak ayarlandıysa, zamanlayıcıya gelen sinyalin frekansı 1 MHz olur (72 MHz / (71 + 1))
  - o Prescaler değeri şu formülle hesaplanır:

$$f_{timer} = f_{clock} / (Prescaler + 1)$$

- **f\_clock,** Timer'ın besleme frekansı (genellikle sistem saat frekansı)
- Prescaler, Timer'a uygulanan saat sinyalini bölen değer (O'dan başlar, dolayısıyla +1 yapılır)
- Period değeri, timer'ın kaç clock döngüsünde bir sıfırlanacağını belirler
  - o Period değeri ile timer'ın toplam zaman aralığı şu şekilde hesaplanır:

$$T_{period} = (Period + 1) \times 1 / f_{timer}$$

- **T\_period**: Timer'ın toplam zaman aralığı (örneğin bir PWM sinyali için bir periyod)
- Period: Auto-Reload Register (ARR) değeri (O'dan başlar, bu yüzden +1 yapılır)
- f\_timer: Prescaler ile ayarlanmış timer frekansı
- Eğer 1 kHz'lik bir sinyal üretmek istiyorsanız ve sistem saat frekansınız 72 MHz ise:
  - Önce uygun bir prescaler değeri seçin:

Eğer prescaler = 71999 seçilirse, ftimer= 72MHz / 72000 = 1kHz

o Period değeri olarak ise:

Period = 999 seçilirse, toplam zaman Tperiod =  $1000 \times 1 / 1$ kHz = 1s

- 1 ms zaman tabanına sahip bir zamanlayıcı elde ediyorsunuz ve böylece 1000 kere 1 ms aralıklarla sayma yapacak sonucunda 1s sonra taşma olacak.
- Eğer timer ile 100ms'lik bir gecikme yaratmak istiyorsanız:
  - Eğer prescaler = 7199 seçilirse, ftimer = 72MHz / 7200 = 10kHz
  - o Period = 999 olarak seçilirse, Tperiod = 1000 × 1 / 10kHz = 0,1s = 100ms
  - o 0,1 ms zaman tabanına sahip bir zamanlayıcı elde ediyorsunuz ve böylece 1000 kere 0,1 ms aralıklarla sayma yapacak sonucunda 100ms sonra taşma olacak.

$$UpdateEvent = \frac{Timer_{clock}}{(Prescaler + 1)(Period + 1)}$$

 Yukarıdaki görseldeki formül, prescaler ve period değerlerini bir araya getirerek timer'ın ne sıklıkla bir güncelleme olayı üreteceğini doğrudan hesaplayan bir yöntem sunar. Daha önce bahsedilen iki aşamalı süreç ise, önce timer clock frekansını, ardından çıkış sinyal frekansını belirleyen bir yaklaşımı takip eder. Her iki yöntem de timer yapılandırmasında kullanılır; ancak görseldeki formül, daha doğrudan ve kompakt bir yaklaşım sunar.

## İşlevler

- Capture, zamanlayıcının mevcut değerini özel bir kaydediciye kopyalama işlemidir. Bu, bir dış olayın gerçekleştiği belirli bir zamanı yakalamak için kullanılabilir. Örneğin, dışardan gelen sinyalin belirli bir durumu algılandığında, zamanlayıcı değeri bu anda "yakalanır" ve kaydedilir. Bu, belirli olayların zaman damgalarını elde etmek için sıklıkla kullanılır.
- Compare, zamanlayıcı değerini bir belirli değerle karşılaştırma işlemini ifade eder. Zamanlayıcı, belirli bir değere ulaştığında veya onu geçtiğinde, bu bir olayın tetiklenmesine neden olabilir. Örneğin, belirli bir zaman geçtikten sonra bir işlemi başlatmak için compare özelliği kullanılabilir. Bu, periyodik işlemleri kontrol etmek veya belirli bir süreyi takip etmek için yaygın olarak kullanılır.
- Pulse Width Modulation (PWM), genellikle bir dijital sinyalin darbe genişliğini modüle etme tekniğini ifade eder. PWM, bir sinyalin belirli bir süre boyunca HIGH ve belirli bir süre boyunca LOW olduğu bir sinyal üretir. Bu modülasyon tekniği, analog sinyal davranışını taklit etmek veya kontrol etmek için yaygın olarak kullanılır. Çoğu mikrodenetleyicide PWM birimleri de Timer ünitelerine bağlı olarak çalışırlar.

#### Birimler

STM32F407VG işlemcisinde toplam 17 adet timer birimi bulunur.
 10 adet General Purpose, 2 adet Advanced Control, 2 adet Basic, 1 adet Independent Watchdog (IWDG),
 1 adet Window Watchdog (WWDG) timer, 1 adet Systemtick timer var.

| Timer<br>type        | Timer          | Counter resolution | Counter<br>type         | Prescaler<br>factor                   | DMA<br>request<br>generation | Capture/<br>compare<br>channels | Complemen-<br>tary output | Max<br>interface<br>clock<br>(MHz) | Max<br>timer<br>clock<br>(MHz) |
|----------------------|----------------|--------------------|-------------------------|---------------------------------------|------------------------------|---------------------------------|---------------------------|------------------------------------|--------------------------------|
| Advanced<br>-control | TIM1,<br>TIM8  | 16-bit             | Up,<br>Down,<br>Up/down | Any integer<br>between 1<br>and 65536 | Yes                          | 4                               | Yes                       | 84                                 | 168                            |
|                      | TIM2,<br>TIM5  | 32-bit             | Up,<br>Down,<br>Up/down | Any integer<br>between 1<br>and 65536 | Yes                          | 4                               | No                        | 42                                 | 84                             |
|                      | TIM3,<br>TIM4  | 16-bit             | Up,<br>Down,<br>Up/down | Any integer<br>between 1<br>and 65536 | Yes                          | 4                               | No                        | 42                                 | 84                             |
| General              | TIM9           | 16-bit             | Up                      | Any integer<br>between 1<br>and 65536 | No                           | 2                               | No                        | 84                                 | 168                            |
| purpose              | TIM10<br>TIM11 | 16-bit             | Up                      | Any integer<br>between 1<br>and 65536 | No                           | 1                               | No                        | 84                                 | 168                            |
|                      | TIM12          | 16-bit             | Up                      | Any integer<br>between 1<br>and 65536 | No                           | 2                               | No                        | 42                                 | 84                             |
|                      | TIM13          | 16-bit             | Up                      | Any integer<br>between 1<br>and 65536 | No                           | 1                               | No                        | 42                                 | 84                             |
| Basic                | TIM6,<br>TIM7  | 16-bit             | Up                      | Any integer<br>between 1<br>and 65536 | Yes                          | 0                               | No                        | 42                                 | 84                             |

#### **Advanced Control**

#### TIM1, TIM8

- TIM1 ve TIM8, yüksek hızlı APB2 veri yolu (84 MHz) üzerinde bulunurlar. Eğer APB2 prescaler değişkeni 1 değerinden farklı ise bu timer birimlerinin saat frekansı, APB2'nin frekans değerinin iki katı olur. Yani, bu timer birimlerinin maksimum çalışma frekansları 168 MHz olabilir.
- TIM1 ve TIM 8 birimleri 16 bitlik sayıcıya sahiptirler.
- Bu sayıcılar; yukarı, aşağı ve merkezlenmiş modlarda sayma yapabilirler.
- Bu sayıcıların otomatik geri yükleme özellikleri bulunmaktadır.
- Bu timer birimlerinde 4x16 adet yüksek çözünürlüklü capture/compare kanalı da bulunur.
   Bu kanallar giriş çıkış olarak ayarlanabilir, çıkış karşılaştırabilir, PWM sinyali üretebilir, sinyal yakalayabilir ve harici bir PWM sinyalini algılayabilirler.





| Offset | Register                             | 31 | 30 | 29 | 28 | 27 | 26 |   | 24  |    | 23   | 22  | 21   | 20  | 19   |    | 18 | 16 | 15    | 14   | 13         | 12             | F     | 10             | 6      | 80        | 7     | 9        | 2          | 4     | 3      | 2              | -        | 0              |
|--------|--------------------------------------|----|----|----|----|----|----|---|-----|----|------|-----|------|-----|------|----|----|----|-------|------|------------|----------------|-------|----------------|--------|-----------|-------|----------|------------|-------|--------|----------------|----------|----------------|
| 0x00   | TIMx_CR1                             |    | -  |    |    |    |    | _ | -   |    |      | F   | lese | erv | ed   |    |    |    | _     | !    | -          |                |       |                | [1     | KD<br>:0] | ARPE  | C!<br>[1 | MS<br>:0]  | DIR   | MdO    | URS            | SIGN     | CEN            |
|        | Reset value                          |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    |       |      |            |                |       |                | 0      | 0         | 0     | 0        | 0          | 0     | 0      | 0              | 0        | 0              |
| 0x04   | TIMx_CR2                             |    |    |    |    |    |    |   | Re  | 25 | erve | ed  |      |     |      |    |    |    |       | OIS4 | OIS3N      | OIS3           | OISZN | OIS2           | OISTN  | OIS1      | TIIS  | MI       | /IS[       | 2:0]  | ccos   | ccns           | Reserved | CCPC           |
|        | Reset value                          |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    |       | 0    | 0          | 0              | 0     | 0              | 0      | 0         | 0     | 0        | 0          | 0     | 0      | 0              | Se.      | 0              |
| 0x08   | TIMx_SMCR                            |    |    |    |    |    |    |   | Res | er | ved  | i   |      |     |      |    |    |    | ETP   | ECE  |            | TP<br>S<br>:0] |       | ETF            | [3:0   | )]        | MSM   | Т        | S[2        | :0]   | served | SM             | AS[2     | 2:0]           |
|        | Reset value                          | 1  |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    | 0     | 0    | 0          | 0              | 0     | 0              | 0      | 0         | 0     | 0        | 0          | 0     | Res    | 0              | 0        | 0              |
| 0x0C   | TIMx_DIER                            |    |    |    |    |    |    |   | Re  | es | erve | ed  |      |     |      |    |    |    |       | TDE  | COMDE      | CC4DE          | CC3DE | CC2DE          | CC1DE  | NDE       | BIE   | TIE      | COMIE      | CCAIE | CC3IE  | CC2IE          | CC11E    | UE             |
|        | Reset value                          |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    |       | 0    | 0          | 0              | 0     | 0              | 0      | 0         | 0     | 0        | 0          | 0     | 0      | 0              | 0        | 0              |
| 0x10   | TIMx_SR                              |    |    |    |    |    |    |   | 1   | ı  | Res  | sen | red  |     |      |    |    |    |       |      | _          | OC40F          | OC30F | CC20F          | OC 10F | perved    | BIF   | TIF      | COMIF      | CCAIF | CC3IF  | CC2IF          | CC11F    | UIF            |
|        | Reset value                          |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    |       |      |            | 0              | 0     | 0              | 0      | Re        | 0     | 0        | 0          | 0     | 0      | 0              | 0        | 0              |
| 0x14   | TIMx_EGR                             |    |    |    |    |    |    |   |     |    |      |     | F    | Re  | serv | ed | ı  |    |       |      |            |                |       |                |        |           | BG    | TG       | COMG       | CC4G  | cc3G   | CC2G           | CC1G     | ne             |
|        | Reset value                          | 1  |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    |       |      |            |                |       |                |        |           | 0     | 0        | 0          | 0     | 0      | 0              | 0        | 0              |
|        | TIMx_CCMR1<br>Output compare<br>mode |    |    |    |    |    |    |   | Res | er | ved  | i   |      |     |      |    |    |    | OCCCE |      | C2<br>[2:0 |                | OCZPE | OC2FE          | [1     | :0]       | OC1CE |          | C1<br>[2:0 | ]     | OCIPE  | OC1FE          |          | C1<br>S<br>:0] |
| 0x18   | Reset value                          |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    | 0     | 0    | 0          | 0              | 0     | 0              | 0      | 0         | 0     | 0        | 0          | 0     | 0      | 0              |          | 0              |
|        | TIMx_CCMR1<br>Input capture<br>mode  |    |    |    |    |    |    |   | Res | er | ved  | i   |      |     |      |    |    |    |       | C2F  | [3:        | 0]             | P     | 2<br>SC<br>:0] |        | :0]       | 1     | C1F      | [3:0       | 0]    |        | 1<br>SC<br>:0] |          | C1<br>S<br>:0] |
|        | Reset value                          | 1  |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    | 0     | 0    | 0          | 0              | 0     | 0              | 0      | 0         | 0     | 0        | 0          | 0     | 0      | 0              | 0        | 0              |
|        | TIMx_CCMR2                           |    |    |    |    |    |    |   |     |    |      |     |      |     |      |    |    |    | m     | ,    | ·~         |                | ш     | ш              | ~      | 140       | щ     | ,        | 100        |       | w      | щ              | C        | C3             |

|       | mode mode                                           | Reserved                                | "     | UZI | [0.0          | 1      | [1:0]               | [1:       | :0]       |         | on to       | o)   | [1:0]               |              |
|-------|-----------------------------------------------------|-----------------------------------------|-------|-----|---------------|--------|---------------------|-----------|-----------|---------|-------------|------|---------------------|--------------|
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | JED 85       |
| 0x1C  | TIMx_CCMR2<br>Output compare<br>mode<br>Reset value | Reserved                                | OC4CE |     | 0C48<br>[2:0] | M<br>I | o OC4FE             | CC<br>[1: | 4S<br>:0] | o 0030E | OC3<br>[2:0 | ]    | o OC3PE             |              |
| 5,5,5 | TIMx_CCMR2<br>Input capture<br>mode<br>Reset value  | Reserved                                | 0     | C4F | [3:0          | 0      | IC4<br>PSC<br>[1:0] | CC<br>[1: | 4S<br>:0] | 0       | C3F[3:      | 0]   | IC3<br>PSC<br>[1:0] | [1:0]        |
| 0x20  | TIMx_CCER                                           | Reserved                                | CCANP |     | OC4P          | OC4E   | CC3NP               | ССЗР      | CC3E      | CCZNP   | CCZNE       | CCZE | CCINE               | OC1P<br>OC1E |
| 0x24  | Reset value TIMx_CNT                                | Reserved                                | 0     |     | 0             | 0      | 0 0                 |           | 0<br>NT[  |         |             | 0    | 0 0                 |              |
| 0x28  | Reset value TIMx_PSC                                | Reserved                                | 0     | 0   | 0             | 0      | 0 0                 | 0<br>F    | o<br>SC[  | 15:0    | 0 0         | 0    | 0 0                 | 0 0 0        |
| 0     | Reset value                                         | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x2C  | TIMx_ARR                                            | Reserved                                |       |     |               |        |                     | A         | RR[       | 15:     | 0]          |      |                     |              |
|       | Reset value                                         |                                         | 1     | 1   | 1             | 1      | 1 1                 | 1         | 1         | 1       | 1 1         | 1    | 1                   | 1 1          |
| 0x30  | TIMx_RCR                                            | Reserved                                |       |     |               |        |                     |           |           |         |             | REF  | [7:0]               |              |
|       | Reset value                                         |                                         | _     |     |               |        |                     |           |           | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x34  | TIMx_CCR1                                           | Reserved                                |       |     |               |        |                     | C         | CR1       | [15:    | :0]         |      |                     |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x38  | TIMx_CCR2                                           | Reserved                                |       |     |               |        |                     | C         | CR2       | [15:    | :0]         |      |                     |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x3C  | TIMx_CCR3                                           | Reserved                                |       |     |               |        |                     | C         | CR3       | [15:    | :0]         |      |                     |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 0                 | 0 0          |
| 0x40  | TIMx_CCR4                                           | Reserved                                |       |     |               |        |                     | С         | CR4       | [15:    | :0]         |      |                     |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x44  | TIMx_BDTR                                           | Reserved                                | _     | AOE | _             |        | OSSR                | [1:       | CK<br>:0] |         |             |      | [7:0]               |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |
| 0x48  | TIMx_DCR                                            | Reserved                                |       |     |               |        | DBL[4               |           |           | Re      | served      |      | DBA                 |              |
|       | Reset value                                         |                                         |       |     |               | 0      | 0 0                 | 0         | U         |         |             | 0    | 0 (                 | 0 0          |
| 0x4C  | TIMx_DMAR                                           | DMA                                     | _     |     |               |        |                     |           |           | -       |             |      |                     |              |
|       | Reset value                                         |                                         | 0     | 0   | 0             | 0      | 0 0                 | 0         | 0         | 0       | 0 0         | 0    | 0 (                 | 0 0          |

- TIMx\_CR1 (Control Register 1), Timer'ın genel kontrol ayarlarını içerir. Timer'ı etkinleştirme, zamanlama modu seçimi, otomatik yeniden başlatma etkinleştirme gibi ayarları içerir.
- TIMx\_CR2 (Control Register 2), Timer'ın özel kontrol ayarlarını içerir. Bu register, master mode seçimi gibi özellikleri kontrol eder.
- TIMx\_SMCR (Slave Mode Control Register), Timer'ın slave modunu kontrol eder. Dış bir kaynaktan senkronize olma veya bir başka timer'ı takip etme gibi işlevleri içerir.
- TIMx\_DIER (DMA/Interrupt Enable Register), DMA ve kesme interrupt izinlerini kontrol eder. Belirli olayların tetiklenmesi durumunda bir kesme talebi veya DMA transferi başlatma gibi işlevleri etkinleştirir veya devre dışı bırakır.
- TIMx\_SR (Status Register), Timer'ın durumuyla ilgili bilgileri içerir. Taşma, karşılaştırma olayları gibi çeşitli olayları takip eder.
- TIMx\_EGR (Event Generation Register), Olayların elle tetiklenmesini sağlar. Bu register üzerinden bir olayı (event) hemen tetikleyebilirsiniz.
- TIMx\_CCMR1 ve TIMx\_CCMR2 (Capture/Compare Mode Register 1 ve 2), Capture/compare modu için ayarları içerir. Timer'ın çeşitli modlarını, giriş ve çıkış ayarlarını belirler.
- TIMx\_CCER (Capture/Compare Enable Register), Capture/compare kanallarını etkinleştirme veya devre dısı bırakma islemlerini kontrol eder

- ayarları içerir. Timer'ın çeşitli modlarını, giriş ve çıkış ayarlarını belirler.
- TIMx\_CCER (Capture/Compare Enable Register), Capture/compare kanallarını etkinleştirme veya devre dışı bırakma işlemlerini kontrol eder.
- TIMx\_CNT (Counter Register), Timer'ın ana sayaç değerini içerir. Bu register, zamanlayıcının sayma işlemini temsil eder.
- TIMx\_PSC (Prescaler Register), Timer'ın ön bölücü prescaler değerini içerir. Bu değer, timer'ın sayma hızını kontrol eder.
- TIMx\_ARR (Auto-Reload Register), Timer'ın otomatik yeniden başlatma değerini içerir. Bu değer, sayacın bir döngü tamamladığında otomatik olarak tekrar başlamasını sağlar.
- TIMx\_RCR (Repetition Counter Register), İleri dönüş (overflow) olayının tekrar sayısını kontrol eder.
- TIMx\_CCR1, TIMx\_CCR2, TIMx\_CCR3, TIMx\_CCR4 (Capture/Compare Register 1, 2, 3, ve 4), Capture/compare modunda kullanılan karşılaştırma değerlerini içerir. Bu değerler, belirli bir zaman noktasında veya karşılaştırma olayında kullanılır.
- TIMx\_BDTR (Break and Dead-Time Register), Timer'ın kesme ve ölü zaman ayarlarını içerir.
- TIMx\_DCR (DMA Control Register), DMA transferlerini kontrol eder.
- TIMx\_DMAR (DMA Address Register), DMA transferleri için adres bilgisini içerir.

## **General Purpose**

#### TIM2, TIM3, TIM4, ve TIM5

- TIM2, TIM3, TIM4, ve TIM5 birimleri, düşük hızlı APB1 (42 MHz) veri yolu üzerinde bulunmaktadır. Eğer APB1 prescaler değeri 1 den farklı ise bu timerların clock frekansları beslendikleri frekansların 2 katına çıkar. Yani 84 MHz clock frekansına sahip olur.
- TIM3 ve TIM4 16-bit'lik sayıcıya, TIM2 ve TIM5 32-bit'lik sayıcıya sahiptirler.
- Bu sayıcılar up, down ve auto-reload modlarda sayma yapabilirler.
- Ayrıca bu sayıcıların otomatik yükleme özellikleri de vardır.
- 16-bit genişliğinde kontrol edilebilir prescaler değeri vardır.
- Bu timer biriminde 4x16 adet yüksek çözünürlüktü capture/compare kanalı bulunur. Bu kanallar; Input Capture, Output Compare, PWM, One-Pulse'dır.
- Dahili diğer Timer birimleri ile senkronizasyon
- Interrupt ve DMA üretimi mevcuttur.
- Clock kaynağı seçimi



| Offset        | Register                      | 31<br>30<br>30<br>30<br>30<br>30<br>30<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31<br>31                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | - 0           |
|---------------|-------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------|
| 0x00          | TIMx_CR1                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | UDIS          |
|               | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x04          | TIMx_CR2  Reset value         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | served        |
|               | 1 2002 St. 1 20 E-2002 St. 10 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 10.00         |
| 0x08          | TIMx_SMCR  Reset value        | Reserved ETPS [1:0] ETF[3:0] W TS[2:0] SM                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 0 0           |
| 0x0C          | TIMx_DIER                     | TDE                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | CC1IE         |
|               | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x10          | TIMx_SR                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | UIF           |
|               | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x14          | TIMx_EGR Reset value          | Reserved 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | o 001G        |
|               | TIMx_CCMR1<br>Output Compare  | OC2M W CC2S O OC1M W W                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | CC1S<br>[1:0] |
| PROFESSION OF | mode<br>Reset value           | Reserved 8 2:0 8 8 1:0 8 2:0 8 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 0 0           |
| 0x18          | TIMx_CCMR1                    | IC2 ccas IC1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | CC1S          |
|               | Input Capture<br>mode         | Reserved [1:0] [1:0] [1:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | [1:0]         |
|               | Reset value TIMx_CCMR2        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
|               | Output Compare<br>mode        | Reserved 8 [2.0] 8 8 [1.0] 8 8 8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | CC3S<br>[1:0] |
| 0x1C          | Reset value TIMx CCMR2        | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 0 0           |
|               | Input Capture<br>mode         | IC4F[3:0]   IC4F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F[3:0]   IC3F | CC3S<br>[1:0] |
|               | Reset value                   | 00000000000000000                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 0 0           |
| 0x20          | TIMx_CCER                     | CC2P CC2P CC2P CC2P CC2P CC2P CC2P CC2P                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |               |
|               | Reset value                   | O 0 0 0 0 0 0 0 0 0 0 CNT(15 0)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x24          | TIMx_CNT                      | (TIM2 and TIM5 only, reserved on the other timers)  CNT[15:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |               |
|               | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x28          | TIMx_PSC                      | Reserved PSC[15:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |
|               | Reset value                   | ARR(31:16)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 0 0           |
| 0x2C          | TIMx_ARR  Reset value         | (TIM2 and TIM5 only, reserved on the other timers)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |
|               |                               | CCB4121-181                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |               |
| 0x34          | TIMx_CCR1  Reset value        | (TIM2 and TIM5 only, reserved on the other timers)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 0 0           |
|               | TIMx_CCR2                     | CCR2[31:16] CCR2[15:0]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | -10           |
| 0x38          |                               | (TIM2 and TIM5 only, reserved on the other timers)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 0.10          |
|               | Reset value                   | CCR3[31:16]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 0 0           |
| 0x3C          | TIMx_CCR3                     | (TIM2 and TIM5 only, reserved on the other timers)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 0.10          |
|               | Reset value                   | CCR4[31:16]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 0 0           |
| 0x40          | TIMx_CCR4                     | (TIM2 and TIM5 only, reserved on the other timers)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |               |
|               | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |
| 0x48          | TIMx_DCR                      | Reserved DBL[4:0] Reserved DBA[4                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | -51           |
| I             | Reset value                   |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 0 0           |

| 0x48 | TIMx_DCR    | Reserved |          | DE   | 3L[4 | :0] |   | Reserved |         | DBA[4:0] |   |   |    |   |  |  |
|------|-------------|----------|----------|------|------|-----|---|----------|---------|----------|---|---|----|---|--|--|
|      | Reset value |          |          | 0    | 0    | 0   | 0 | 0        |         | 0        | 0 | 0 | 0  | ) |  |  |
| 0x4C | TIMx_DMAR   | Reserved |          |      |      |     | D | MAE      | B[15:0] |          |   |   |    |   |  |  |
| 3    | Reset value |          | 0 0 0    | 0    | 0    | 0   | 0 | 0        | 0 0 0   | 0        | 0 | 0 | 10 | T |  |  |
| 0x50 | TIM2_OR     | Reserved | Reserve  | ed . | ITE  | NP  |   | •        | Res     | served   |   |   |    |   |  |  |
|      | Reset value |          |          |      | 0    | 0   |   |          |         |          |   |   |    |   |  |  |
| 0x50 | TIM5_OR     | Reserved | Reserved |      |      |     |   |          | RMP     | Reserved |   |   |    |   |  |  |
|      | Reset value |          |          |      |      |     |   |          | 0 0     |          |   |   |    |   |  |  |

- TIMx\_CR1 (Control Register 1), Timer'ın genel kontrol ayarlarını içerir. Timer'ın etkinleştirme, zamanlama modu seçimi, otomatik yeniden başlatma etkinleştirme gibi ayarları içerir.
- TIMx\_CR2 (Control Register 2), Timer'ın özel kontrol ayarlarını içerir. Bu register, master mode seçimi gibi özellikleri kontrol eder.
- TIMx\_SMCR (Slave Mode Control Register), Timer'ın slave (köle) modunu kontrol eder. Dış bir kaynaktan senkronize olma veya bir başka Timer'ın takip etme gibi işlevleri içerir.
- TIMx\_DIER (DMA/Interrupt Enable Register), DMA (Direct Memory Access) ve kesme (interrupt) izinlerini kontrol eder. Belirli olayların tetiklenmesi durumunda bir kesme talebi veya DMA transferi başlatma gibi işlevleri etkinlestirir veya devre dışı bırakır.
- TIMx\_SR (Status Register), Timer'ın durumuyla ilgili bilgileri içerir. Taşma, karşılaştırma olayları gibi çeşitli olayları takip eder.
- TIMx\_EGR (Event Generation Register), Olayların elle tetiklenmesini sağlar. Bu register üzerinden bir olayı (event) hemen tetikleyebilirsiniz.
- TIMx\_CCMR1 ve TIMx\_CCMR2 (Capture/Compare Mode Register 1 ve 2), Capture/compare modu için ayarları içerir. Timer'ın çeşitli modlarını, giriş ve çıkış ayarlarını belirler.
- TIMx\_CCER (Capture/Compare Enable Register), Capture/compare kanallarını etkinleştirme veya devre dışı bırakma işlemlerini kontrol eder.
- TIMx\_CNT (Counter Register), Timer'ın ana sayaç değerini içerir. Bu register, zamanlayıcının sayma işlemini temsil eder.
- TIMx\_PSC (Prescaler Register), Timer'ın ön bölücü (prescaler) değerini içerir. Bu değer, timer'ın sayma hızını kontrol eder.
- TIMx\_ARR (Auto-Reload Register), Timer'ın otomatik yeniden başlatma değerini içerir. Bu değer, sayacın bir döngü tamamladığında otomatik olarak tekrar başlamasını sağlar.
- TIMx\_CCR1, TIMx\_CCR2, TIMx\_CCR3, TIMx\_CCR4 (Capture/Compare Register 1, 2, 3, ve 4), Capture/compare modunda kullanılan karşılaştırma değerlerini içerir. Bu değerler, belirli bir zaman noktasında veya karşılaştırma olayında kullanılır.
- TIMx\_DCR (DMA Control Register), DMA transferlerini kontrol eder.
- TIMx\_DMAR (DMA Address Register), DMA transferleri için adres bilgisini içerir.
- TIMx\_OR (Option Register), Timer'ın özel seçeneklerini kontrol eder. Bu register, özel özelliklerin etkinleştirilmesi veya devre dışı bırakılması için kullanılır.

#### TIM9, TIM10, TIM11, TIM12, TIM13, TIM14

- TIM9 yüksek hızlı APB2 (84 MHz) ve TIM12 düşük hızlı APB1 (42 MHz) üzerinde bulunmaktadır.
- Bu birimlerin frekansları diğerlerinde olduğu gibi veriyolu hızlarının iki katında çalışabilirler.
- TIM9 ve TIM12 birimleri 16 bitlik sayıcıya sahiptirler. Bu sayıcılar sadece yukarı sayma yapabilirler. Ayrıca bu sayıcıların otomatik geri yükleme özellikleri de bulunmaktadır.
- Bu timer birimlerinde 2x16 adet yüksek çözünürlüklü capture/compare kanalı da bulunur.
   Bu kanallar giriş öıkış olarak ayarlanabilir, çıkış karşılaştırabilir, PWM sinyali üretebilir, sinyal yakalayabilir ve harici bir PWM sinyalini algılayabilirler.
- TIM10 ve TIM11 yüksek hızlı APB2 (84 MHz) ve TIM13 ve TIM14 düşük hızlı APB1 (42 MHz) üzerinde bulunmaktadır. Bu birimlerin frekansları diğerlerinde olduğu gibi veriyolu hızlarının iki katında çalışabilirler.
- Bu birimler 16 bitlik sayıcıya sahiptirler. Bu sayıcılar sadece yukarı sayma yapabilirler. Ayrıca bu sayıcıların otomatik geri yükleme özellikleri de bulunmaktadır.
- Bu timer birimlerinde 2x16 adet yüksek çözünürlüklü capture/compare kanalı da bulunur.
   Bu kanallar giriş öıkış olarak ayarlanabilir, çıkış karşılaştırabilir, PWM sinyali üretebilir, sinyal yakalayabilir ve harici bir PWM sinyalini algılayabilirler.

|     |                         | 7  | Event     |
|-----|-------------------------|----|-----------|
| l I | Internal clock (CK_INT) | ~* | Internint |

ve harici bir PWM sinyalini algılayabilirler.



| Offset    | Register                             | 31 | 30         | 29 | 97  | 27 | 07 | 25   | 24   | 23  | 22 | 21  | 20  | 19 | 18          | 17          | 16  | 2    | 0 4 |   | 2   | 7 7 | =   | 10 | 6         | 80       | 7    | u   | 0 | 2   | 4      | 2        | -     | . 0     |
|-----------|--------------------------------------|----|------------|----|-----|----|----|------|------|-----|----|-----|-----|----|-------------|-------------|-----|------|-----|---|-----|-----|-----|----|-----------|----------|------|-----|---|-----|--------|----------|-------|---------|
| 0x00      | TIMx_CR1                             |    | •          |    | - 1 |    |    | ·    |      | •   | R  | ese | erv | ed |             |             |     | •    |     |   |     |     |     |    | CK<br>[1: | (D<br>0] | ARPE | F   |   | erv | 100    | URS      | SIGN  | CEN     |
|           | Reset value                          |    |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    | 0         | 0        | 0    | 1   |   |     |        | 0 0      | 0     | 0       |
| 0x0C      | TIMx_DIER                            |    |            |    |     |    |    |      |      |     |    |     |     |    |             | Re          | ser | vec  | i   |   |     |     |     |    |           |          |      |     |   |     |        |          | CC11E |         |
|           | Reset value                          | _  | l. I       |    |     |    |    |      |      |     |    |     |     |    |             |             |     | 0    | 0   |   |     |     |     |    |           |          |      |     |   |     |        |          |       |         |
| 0x10      | TIMx_SR                              |    | Reserved 8 |    |     |    |    |      |      |     |    |     |     |    |             |             | R   | OC1F |     |   |     |     |     |    |           |          |      |     |   |     |        |          |       |         |
| -         | Reset value                          | _  |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    | 0         |          |      |     |   |     |        |          | 0     |         |
| 0x14      | TIMx_EGR                             |    |            |    |     |    |    |      |      |     |    |     |     |    |             | Re          | ser | vec  | i   |   |     |     |     |    |           |          |      |     |   |     |        |          | CC16  |         |
|           | Reset value                          |    |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    |           |          |      | _   |   |     | 20100  | 001FE    | 0     | 0       |
|           | TIMx_CCMR1<br>Output compare<br>mode |    | Reserved   |    |     |    |    |      |      |     |    |     |     | 1  |             | C1S<br>1:0] |     |      |     |   |     |     |     |    |           |          |      |     |   |     |        |          |       |         |
| 0x18      | Reset value                          | 1  |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   | 0   | )   | 0   | 0  | 0 0       | 0        | 0    |     |   |     |        |          |       |         |
| - Andrews | TIMx_CCMR1<br>Input capture<br>mode  |    | Reserved   |    |     |    |    |      |      |     |    |     | IC1 |    | C1S<br>1:0] |             |     |      |     |   |     |     |     |    |           |          |      |     |   |     |        |          |       |         |
|           | Reset value                          |    |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    |           |          | 0    | 0   | 0 | 0   |        |          |       |         |
| 0x20      | TIMx_CCER                            |    |            |    |     |    |    |      |      |     |    |     |     |    | Re          | ser         | ved |      |     |   |     |     |     |    |           |          |      |     |   |     | COSNID | Reserved | OC 1P | OC 1E   |
|           | Reset value                          | 1  |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    |           |          |      |     |   |     |        | 0 02     | 0     | 0       |
| 0x24      | TIMx_CNT                             |    |            |    |     |    |    | Re   | sen  | vec | i  |     |     |    |             |             |     |      |     |   |     |     |     |    | C         | NT       | [15  |     |   |     |        |          |       |         |
|           | Reset value                          |    |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     | 0    | 0   | 1 | 0   | 0   | )   | 0  | 0         | 0        | 0    | 0   |   | 0   | 0      | 0 0      | 0     | 0       |
| 0x28      | TIMx_PSC                             |    |            |    |     |    |    | D.   | sen  | ver |    |     |     |    |             |             |     | I    | 72  |   |     |     |     |    | P         | SC       | [15  | :0] |   |     |        |          |       |         |
| 0,20      | Reset value                          | 1  |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     | 0    | 0   | 1 | 0 0 | 0   | 1   | 0  | 0         | 0        | 0    | 0   | ) | 0   | 0      | 0 0      | 0     | 0       |
| 0x2C      | TIMx_ARR                             |    |            |    |     |    |    | Re   | sen  | VPC |    |     |     |    |             |             |     | T    | •   |   | •   | Ċ   | Ť   | _  | Α         | RR       | [15  | _   | _ | •   |        | •        | _     |         |
|           | Reset value                          | 1  |            |    |     |    |    | 3.77 |      |     |    |     |     |    |             |             |     | 0    | 0   | 1 | 0 0 | 0   | ) [ | 0  | 0         | 0        | 0    | 0   |   | 0   | 0      | 0 0      | 0     | 0       |
| 0x34      | TIMx_CCR1                            |    |            |    |     |    |    | ь.   | esen |     |    |     |     |    |             |             |     | T    |     |   |     |     |     |    | C         | CR       | 1[1  | 5:0 | ] |     | Ť      |          | •     |         |
| 0,04      | Reset value                          | 1  |            |    |     |    |    | 1 10 | 361  | 750 |    |     |     |    |             |             |     | 0    | 0   | 1 | 0   | 10  |     | 0  | 0         | 0        | 0    | 0   |   | 0   | 0      | 0 0      | 0     | 0       |
| 0x50      | TIMx_OR                              |    |            |    |     |    |    |      |      |     |    |     |     |    |             | Re          | ser | vec  | i   |   |     | _   | _   |    |           |          |      |     |   |     |        |          |       | TII_RMP |
| 8         | Reset value                          | 1  |            |    |     |    |    |      |      |     |    |     |     |    |             |             |     |      |     |   |     |     |     |    |           |          |      |     |   |     |        |          | 0     |         |

• TIMx\_CR1 (Control Register 1), Timer'ın genel kontrol ayarlarını içerir. Etkinleştirme, zamanlama modu seçimi, otomatik yeniden başlatma etkinleştirme ve diğer bazı genel ayarları içerir.

Neset value

• TIMx\_CR1 (Control Register 1), Timer'ın genel kontrol ayarlarını içerir. Etkinleştirme, zamanlama modu seçimi, otomatik yeniden başlatma etkinleştirme ve diğer bazı genel ayarları içerir.

- TIMx\_DIER (DMA/Interrupt Enable Register), DMA (Direct Memory Access) ve kesme (interrupt) izinlerini kontrol eder. Belirli olayların tetiklenmesi durumunda bir kesme talebi veya DMA transferi başlatma gibi işlevleri etkinleştirir veya devre dışı bırakır.
- TIMx\_SR (Status Register), Timer'ın durumuyla ilgili bilgileri içerir. Taşma, karşılaştırma olayları gibi çeşitli olayları takip eder.
- TIMx\_EGR (Event Generation Register), Olayların elle tetiklenmesini sağlar. Bu register üzerinden bir olayı event hemen tetikleyebilirsiniz.
- TIMx\_CCMR1 (Capture/Compare Mode Register 1), Yakalama/karşılaştırma modu için ayarları içerir. Timer'ın çeşitli modlarını, giriş ve çıkış ayarlarını belirler.
- TIMx\_CCER (Capture/Compare Enable Register), Capture/compare kanallarını etkinleştirme veya devre dışı bırakma işlemlerini kontrol eder.
- TIMx\_CNT (Counter Register), Timer'ın ana sayaç değerini içerir. Bu register, zamanlayıcının sayma islemini temsil eder.
- TIMx\_PSC (Prescaler Register), Timer'ın ön bölücü prescaler değerini içerir. Bu değer, timer'ın sayma hızını kontrol eder.
- TIMx\_ARR (Auto-Reload Register), Timer'ın otomatik yeniden başlatma değerini içerir. Bu değer, sayacın bir döngü tamamladığında otomatik olarak tekrar başlamasını sağlar.
- TIMx\_CCR1 (Capture/Compare Register 1), Capture/compare modunda kullanılan karşılaştırma değerini içerir. Bu değer, belirli bir zaman noktasında veya karşılaştırma olayında kullanılır.
- TIMx\_OR (Option Register), Timer'ın özel seçeneklerini kontrol eder. Bu register, özel özelliklerin etkinleştirilmesi veya devre dışı bırakılması için kullanılır.

#### **Basic Timer**

#### TIM6, TIM7

- TIM6 ve TIM7 Basic Timer birimleri genel sayaç olarak kullanılabilecekleri gibi, spesifik olarak DAC biriminin tetikleyicisi olarak da kullanılabilmektedir.
- 16-bit genişliğinde auto-reload upcounter yani otomatik geri yüklenen artan sayaca sahiptir.
- 16-bit genişliğinde kontrol edilebilir prescaler değere sahiptir.
- DAC birimi için tetikleme çıkışlarına sahiptir.
- Interrupt ve DMA üretimi mevcuttur.
- Çalışma prensibi genel amaçlı timer'ların çalışma prensibi ile aynıdır.



| Offset | Register    | 31 | 30         | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19   | 18  | 17 | 16 | 15   | 14     | 13       | 12  | 11  | 10  | 6    | 8   | 7 | 9  | 2    | 4   | 3 | 2        | 1 | 0 |
|--------|-------------|----|------------|----|----|----|----|----|----|----|----|----|----|------|-----|----|----|------|--------|----------|-----|-----|-----|------|-----|---|----|------|-----|---|----------|---|---|
| 0x00   | TIMx_CR1    |    | Reserved W |    |    |    |    |    |    |    |    |    |    |      |     |    |    | ARPE |        | Reserved |     | MHO | URS | SIGN | CEN |   |    |      |     |   |          |   |   |
|        | Reset value |    |            |    |    |    |    |    |    |    |    |    |    |      |     |    | 0  |      | Res    |          | 0   | 0   | 0   | 0    |     |   |    |      |     |   |          |   |   |
| 0x04   | TIMx_CR2    | -  |            |    |    |    |    |    |    |    |    |    | Re | serv | ed  |    |    |      |        |          |     |     |     |      |     |   | MN | 15[2 | :0] |   | Reserved |   |   |
|        | Reset value | 1  |            |    |    |    |    |    |    |    |    |    |    |      |     |    |    | 0    | 0      | 0        | Res |     |     |      |     |   |    |      |     |   |          |   |   |
| 0x0C   | TIMx_DIER   |    | Reserved Q |    |    |    |    |    |    |    |    |    |    |      | ODE |    |    |      | perved |          |     |     |     |      |     |   |    |      |     |   |          |   |   |
| ı      | Reset value | 1  |            |    |    |    |    |    |    |    |    |    |    |      | 0   |    |    |      | Re     | 1        |     |     |     |      |     |   |    |      |     |   |          |   |   |

|      | and the second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second second s |          |                                 |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------|---------------------------------|
| 0x0C | TIMx_DIER                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | Reserved | O UDE                           |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 0 8 0                           |
| 0x10 | TIMx_SR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | Rese     | rved L                          |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 0                               |
| 0x14 | TIMx_EGR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Rese     | rved                            |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 0                               |
| 0x24 | TIMx_CNT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Reserved | CNT[15:0]                       |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 00000000000000000               |
| 0x28 | TIMx_PSC                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Reserved | PSC[15:0]                       |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 00000000000000000               |
| 0x2C | TIMx_ARR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Reserved | ARR[15:0]                       |
|      | Reset value                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |          | 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |

- TIMx\_CR1 (Control Register 1), Timer'ın genel kontrol ayarlarını içerir. Örneğin, Timer'ın etkinleştirilmesi, zamanlama modu seçimi, otomatik yeniden başlatma etkinleştirme gibi ayarlar bu register üzerinden yapılmaktadır.
- TIMx\_CR2 (Control Register 2), dış tetikleyici konfigürasyonları gibi timer'ın belirli özelliklerini ayarlamanızı sağlar.
- TIMx\_DIER (DMA/Interrupt Enable Register), DMA ve interrupt izinlerini kontrol eder. Belirli olayların tetiklenmesi durumunda bir kesme talebi veya DMA transferi başlatma gibi işlevleri etkinleştirir veya devre dısı bırakır.
- TIMx\_SR (Status Register), bir taşma durumu overflow olup olmadığını veya bir karşılaştırma olayının gerçekleşip gerçekleşmediğini belirtir.
- TIMx\_EGR (Event Generation Register), Olayların elle tetiklenmesini sağlar. Bu register üzerinden bir olayı event hemen tetikleyebilirsiniz.
- TIMx\_CNT (Counter Register), Timer'ın ana sayaç değerini içerir. Bu register, zamanlayıcının sayma işlemini temsil eder.
- TIMx\_PSC (Prescaler Register), Timer'ın prescaler değerini içerir. Bu değer, timer'ın sayma hızını kontrol eder.
- TIMx\_ARR (Auto-Reload Register), Timer'ın otomatik yeniden başlatma değerini içerir. Bu değer, sayacın bir döngü tamamladığında otomatik olarak tekrar başlamasını sağlar.

## Independent Watchdog (IWDG)

- IWDG, işlemci saatinden bağımsız, kendine ait dahili RC osilatörden (LSI 32 KHz) beslenen bir watchdog timerdır.
- Mikrodenetleyici içerisindeki amacı da bekçilik yapmaktır. Mikrodenetleyici, harici sebeplerden veya kodlardaki bir hata sebebiyle kilitlenebilir. Mikrodenetleyici kilitlendiğinde, yürüttüğü işlemler durur. Bu tür durumlarda mikrodenetleyicinin tekrar başlatılması gereklidir. İşte watchdog timerlar burada devreye girerler. Watchdog timerlarda belirlenen bir süre sonunda sıfırlanırlar ve işlemciyi resetlerler.



| Offset | Register    | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24  | 23    | 22 | 21 | 20 | 19 | 18  | 17  | 16  | 15 | 14 | 13 | 12 | 11 | 10 | 6 | 8  | 7   | 9  | 2 | 4 | 3 | 2 | -    | 0  |
|--------|-------------|----|----|----|----|----|----|----|-----|-------|----|----|----|----|-----|-----|-----|----|----|----|----|----|----|---|----|-----|----|---|---|---|---|------|----|
| 0x00   | IWDG_KR     |    |    |    |    |    |    | D  | ese | ırı.  | 24 |    |    |    |     |     |     |    |    |    |    | -  |    | K | EY | 15: | 0] |   |   |   | _ |      |    |
| OXOU   | Reset value |    |    |    |    |    |    | K  | e36 | oi ve | su |    |    |    |     |     |     | 0  | 0  | 0  | 0  | 0  | 0  | 0 | 0  | 0   | 0  | 0 | 0 | 0 | 0 | 0    | 0  |
| 0x04   | IWDG_PR     |    |    |    |    |    |    |    |     |       |    |    |    | 1  | Res | ser | vec | 1  |    |    |    |    |    |   |    |     |    |   |   |   | Р | R[2: | 0] |

| 0x00 | IWDG_KR     | Reserved |    |   |   |   |   |   | K | EY[ | 15: | 0]  |      |   |   |   |     |     |
|------|-------------|----------|----|---|---|---|---|---|---|-----|-----|-----|------|---|---|---|-----|-----|
| UXUU | Reset value | Neserveu | 0  | 0 | 0 | 0 | 0 | 0 | 0 | 0   | 0   | 0   | 0    | 0 | 0 | 0 | 0   | 0   |
| 0x04 | IWDG_PR     | Reserve  | ٦  | - |   |   |   |   |   |     |     |     |      |   |   | P | R[2 | 0]  |
| 0.04 | Reset value | Reserve  | u  |   |   |   |   |   |   |     |     |     |      |   |   | 0 | 0   | 0   |
| 0x08 | IWDG_RLR    | Reserved |    |   |   |   |   |   |   |     |     | RL[ | 11:0 | ] |   |   |     |     |
| UXUO | Reset value | Reserved |    |   |   |   | 1 | 1 | 1 | 1   | 1   | 1   | 1    | 1 | 1 | 1 | 1   | 1   |
| 0x0C | IWDG_SR     | Reserv   | ed |   |   |   |   |   |   |     | I   |     |      |   |   |   | RW  | PVU |
|      | Reset value |          |    |   |   |   |   |   |   |     |     |     |      |   |   |   | 0   | 0   |

- IWDG\_KR (Key Register), IWDG'yi kontrol etmek için kullanılan anahtar değerleri içerir. İlgili anahtar değerleri yazılarak IWDG'nin başlatılması, yeniden başlatılması veya durdurulması gibi işlemler gerçekleştirilir.
- IWDG\_PR (Prescaler Register), IWDG'nin zamanlayıcı değerini belirlemek için kullanılır. Zamanlayıcı değeri, bu ön bölücü ile çarparak IWDG'nin zamanlamasını elde eder.
- IWDG\_RLR (Reload Register), IWDG'nin zamanlayıcı değerini reload value içerir. IWDG'nin çalışması sırasında bu değer zaman içinde azalır, eğer bu değer sıfıra ulaşırsa, IWDG bir reset sinyali üretir.
- IWDG\_SR (Status Register), IWDG'nin durumunu gösteren bilgiler içerir. Örneğin, zaman aşımı durumu gibi bilgiler burada bulunabilir.

# Window Watchdog (WWDG)

- WWDG birimi belirli bir pencere içerisinde counter kaydedicisine tekrar değer yüklenebildiği için bu isimle anılmaktadır.
- Ayarlanabilir süre penceresine sahiptir.
- Anormal erken ve anormal geç uygulama davranışını algılayabilir.
- Önceden belirlenen duruma göre işlemciyi resetler.



| Offset | Register    | 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21   | 20  | 19  | 18 | 17 | 16   | 15 | 14 | 13 | 12 | 11 | 10 | 6   | 8      | 7      | 9 | 2 | 4 | 3    | 2  | 1 | 0    |
|--------|-------------|----|----|----|----|----|----|----|----|----|----|------|-----|-----|----|----|------|----|----|----|----|----|----|-----|--------|--------|---|---|---|------|----|---|------|
| 0x00   | WWDG_CR     |    |    |    |    |    |    |    |    |    |    | R    | ese | rve | i  |    |      |    |    |    |    |    |    |     |        | WDGA   |   |   | 8 | [6:0 | )] |   |      |
|        | Reset value |    |    |    |    |    |    |    |    |    |    |      |     |     |    |    |      |    |    |    |    |    |    |     |        | 0      | 1 | 1 | 1 | 1    | 1  | 1 | 1    |
| 0x04   | WWDG_CFR    |    |    |    |    |    |    |    |    |    | R  | lese | rve | d   |    |    |      |    |    |    |    |    |    | EWI | WDGTB1 | WDGTB0 |   |   | V | V[6: | 0] |   |      |
|        | Reset value |    |    |    |    |    |    |    |    |    |    |      |     |     |    |    |      |    |    |    |    |    |    | 0   | 0      | 0      | 1 | 1 | 1 | 1    | 1  | 1 | 1    |
| 0x08   | WWDG_SR     |    |    |    |    |    |    |    |    |    |    |      |     |     |    | Re | serv | ed |    |    |    |    |    |     |        |        |   |   |   |      |    |   | EWIF |
|        | Reset value |    |    |    |    |    |    |    |    |    |    |      |     |     |    |    |      |    |    |    |    |    |    |     |        |        |   |   |   |      |    |   | 0    |

- **WWDG\_CR (Control Register)**, WWDG'nin temel kontrol ayarlarını içerir. Özellikle, WWDG'nin etkinleştirilmesi, zamanlayıcı değeri (down-counter) ayarlanması ve bir reset talep biti bulunmaktadır.
- **WWDG\_CFR (Configuration Register)**, WWDG'nin daha fazla konfigürasyon ayarlarını içerir. Örneğin, window modunu etkinleştirme, zaman aşımı değeri ve window değeri gibi ayarları içerir.
- **WWDG\_SR (Status Register)**, WWDG'nin durumunu gösteren bilgiler içerir. Örneğin, zaman aşımı durumu ve window durumu gibi bilgiler burada bulunabilir.

## **07 PWM**

## **Giriş**

- https://www.aydinlatma.org/pwm.html, https://berkannaydin.medium.com/pwm-nedir-5d20287970b5,
   https://www.elektrikport.com/teknik-kutuphane/pwm-(sinyal-genislik-modulasyonu)-teknigi-nedir/11717
   #ad-image-0, https://www.otomasyonavm.com/tr/pwm-nedir linklerdeki makaleleri okuyabiliriz.
- PWM, **Pulse Width Modulation** (Darbe Genişlik Modülasyonu) bir kare dalga sinyalin, yüksek seviyede kalma süresine müdahale ederek, bu sinyalin gerilimin ortalama değerinin değiştirilmesi olarak tanımlanabilir.

PWM sinyal ise analogdan farklı olarak sinyalin voltajını değil frekansını referans alır.

## Modülasyon

• Modülasyon haberleşme sistemlerinde sıklıkla kullanılan bir yöntemdir. Bu yöntemde bir girdi sinyali (input) bir taşıyıcı (carrier) sinyal ile taşınır.





- Doğadaki sinyallerin çoğu analog sinyaldır. Elektronik cihazlar ise dijital sinyaller ile işlemleri yapmaktadır.
- Çıktı olarakta tekrar analog çıktılar üretilmektedir.

## Görev Döngüsü



- PWM tekniğinde açık ve kapalı süresi görev döngüsü yani duty cycle ile tanımlanır.
  - **Ton** açık süreyi, **Toff** kapalı süreyi temsil eder.
- Pulse Width, Ton süresi kadardır. Period, Ton ile Toff sürelerin toplamıdır.
- Dutcy Cycle aşağıdaki formül ile hesaplanır.

Duty Cycle= (Ton / Ton + Toff) × 100

**Ton**: Açık süresi **Toff**: Kapalı süresi

- Giriş voltaj değeri ile Duty cycle değerini çarparak Ortalama Çıkış Gerilimini hesaplıyoruz.
- Frekans ise aşağıdaki formül ile hesaplanır. Frekans birimi Hz, Periyot birimi s'dir.

$$f = 1/T$$

f: Frekans (Hz)

**T**: Periyot (s)

• PWM frekansını hesaplamak için, aşağıdaki formüllerden yararlanmamız lazım;

Timer Tick Freq = Timer CLK / (Prescaler + 1)



 Timer frekansı kullanıcı tarafından belirlenir. Aynı zamanda PWM'de istenilen frekansta çalışılacağı düşünülecek olursa, bizim belirleyeceğimiz iki değer var. Bunlardan biri prescaler, diğeri ise period. Aslında temel olarak PWM'in istenilen frekansta çalışması için prescaler değeri küçük bir değer seçilir ve period bu değere göre ayarlanır.

### **Mod Durumu**

- **Mod 1**, Yukarı doğru sayarken CNT < CCRX (Capture Compare Register) dan düşükse kanal aktif, diğer durumda pasif olur. Aşağı doğru sayarken CNT > CCRX ise kanal pasif, değilse aktif olur.
- Mod 2, Yukarı doğru sayarken CNT < CCRX (Capture Compare Register) dan düşükse kanal pasif, diğer durumda aktif olur. Aşağı doğru sayarken CNT > CCRX is kanal aktif, değilse pasif olur.

## **Uygulamaları**

- Endüstride iletişim, motor kontrol, ısıtma, aydınlatma gibi önemli bir çok alanda kullanılmaktadır.
  - Servo motor kontrolünde, servo motorların konumunu kontrol etmek için
  - Ses kontrolünde, hoparlörlerin sesini kontrol etmek için
  - Oyun konsollarında, oyun kontrollerini sağlamak için
- PWM, ışık kaynağını hızlı bir şekilde açık kapatarak parlaklığı ayarlamayı sağlayan bir modülasyon çeşididir.
- Anahtarlama işleminde açık kalma süresi ne kadar yüksek olursa yüke sağlanan güç yani ışık parlaklığı o kadar fazla olur.

# **08 UART**

## **Giriş**

- <a href="https://cennttceylnn.medium.com/elektronik-haberleşme-protokolleri-nedir-d11a6d3a5957">https://cennttceylnn.medium.com/elektronik-haberleşme-protokolleri-nedir-d11a6d3a5957</a> link üzerinden haberleşme protokolleri hakkında bilgi alabiliriz.
- <a href="https://www.ercankoclar.com/2018/04/uart-iletisim-protokolu-ve-mikroc-kutuphanesi/">https://www.ercankoclar.com/2018/04/uart-iletisim-protokolu-ve-mikroc-kutuphanesi/</a> <a href="https://arduinodestek.com/uart-haberlesme-nedir-ve-nasil-gerceklesir/">https://arduinodestek.com/uart-haberlesme-nedir-ve-nasil-gerceklesir/</a>
- <a href="https://youtu.be/uktFwZX2TTE">https://youtu.be/kojuUAQYsaQ</a> ve <a href="https://youtu.be/UCXVFJSrIbE">https://youtu.be/UCXVFJSrIbE</a> protokol hakkında videolardan bilgi edinebiliriz.
- https://youtu.be/GRmYKJgAtQ4 , https://youtu.be/NDwpWbXJ0sc , https://youtu.be/vrSzdoKv558 , https://youtu.be/vzRuLn Gzx8 , https://youtu.be/ic8NUSytU-g , https://youtu.be/y7ZETFlohp0 , https://youtu.be/1IGm99He7g4 linklerinden STM32 ile yapılmış örnek uygulamaları izleyebiliriz.
- UART (Universal Asynchronous Receiver Transmitter), 1 ve 0'lardan oluşan verileri iki dijital sistem arasında alıp verme işlemlerinde kullanılan bir iletişim protokolüdür.

# Avantajları ve Dezavantajları

#### Avantailar;

- · Sadece iki kablo kullanır.
- Saat sinyali gerekli değildir.
- Hata denetimine izin vermek için bir eşlik biti vardır.
- Veri paketinin yapısı, her iki taraf da buna göre ayarlandığı sürece değiştirilebilir.
- İyi belgelenmiş ve yaygın olarak kullanılan yöntem.

#### Dezavantajlar;

- Veri çerçevesinin boyutu maksimum 9 bit ile sınırlıdır.
- Birden çok bağımlı veya birden çok ana sistemi desteklemez.
- Her UART'ın baud hızı, birbirinin %10'u dahilinde olmalıdır.

### İletişim Yöntemi

- Dijital sistemlerde iletişim paralel ve seri olmak üzere iki türlü yapılır.
- **Paralel** iletişimde bilgi vericiden alıcıya aynı anda birden fazla bit gidecek şekilde gönderilir. Böylece tek hamlede birden fazla veri karşı tarafa gönderildiği için iletişim hızı yüksektir. Fakat bu iletişim türünde kullanılan hat sayısı fazladır ve uzun mesafeler için uygun değildir.
- **Seri** iletişimde ise vericiden alıcıya gönderilecek bilgi, tek hat üzerinden sırayla gönderilir. Bu şekilde giden bilginin, tek hamlede tek biti gönderebileceği için iletişim hızı yavaşlatır. Fakat seri iletişimde hat sayısı azdır ve uzun mesafeli iletişim için daha uygundur.
- USART protokollü bir seri iletişim protokolüdür.





### İletişim Modu

- USART protokolünde veriler senkron veya asenkron olarak alınabilirler.
- Senkron veri alışverişinde bir data hattı ve bir clock hattı bulunmalıdır.
   Daha hattından gidecek veriler clock hattından gönderilen sinyalin her düşen veya yükselen kenarında alıcıya iletilir.



• Asenkron modda ise verilerin iletilmesinde bir clock hattına ihtiyaç duyulmaz.



## **Parametreler**

- Verilerin gönderilmeye başlayacağı, alıcıya bir başlangıç için **Start** sinyali ile bildirir ve hemen arkasından veriler akmaya başlar daha sonrasında **Stop** biti ile sonlandırılır.
- Start biti "O" stop biti "1" verilerinden oluşmaktadır. Veri bitleri ise 7 veya 8 bit olabilir.
- Verilerin doğru olarak gönderilip gönderilmediğini anlamak için kullanılan **Parity** biti bulunmaktadır. Parity bitinin gönderilmesi şart değildir.
- Parity biti genellikle üç farklı şekilde kullanılır. Even, Odd ve None olarak seçilebilir.
   Parite, Even olarak kullanıldığında, iletilen verinin toplamda çift sayıda yüksek seviyeye sahip olması gerekmektedir. Eğer iletilen verinin yüksek seviyeye sahip bit sayısı tek ise, parite biti 1 olacak şekilde ayarlanır ve toplamda çift sayıda yüksek seviye olmasını sağlar. Eğer iletilen verinin yüksek seviyeye sahip bit sayısı zaten çift ise, parite biti 0 olarak ayarlanır. Odd ise bunun tam tersidir. Parite bitinin kullanılmadığı durumlarda None seçeneğini kullanırız ve böylece iletilen verinin doğruluğu kontrol edilmez. Parite biti için boş bir bit alanı bırakılır ve sadece veri bitleri iletimi gerçekleştirilir.
- Parite biti, basit bir hata kontrol mekanizmasıdır ve veri bütünlüğünü sağlamak için kullanılır. Ancak, parite biti tek başına tüm hataları tespit etmek veya düzeltmek için yeterli değildir. Daha güvenli ve sağlam hata kontrol yöntemleri için farklı yöntemler ve algoritmalar kullanılabilir, örneğin CRC (Cycle Redundancy Check)
- **Baudrate** saniyede gönderilen bit sayısıdır ve bps (bits per second saniyede gönderilen bit sayısı) birimi ile ölçülür. Standart veri gönderme hızları 110, 150, 300, 600, 1200, 2400, 4800, 9600, 56000, 115200 gibi hızdadır. Baudrate hızı **arttıkça** veri iletim mesafesi **azalır**.
- İki cihaz arasında UART haberleşmesi yapılıyorsa, her iki cihazın da **aynı** baud oranı, veri bitleri, parite biti ve stop bitleri yapılandırmasına sahip olması gerekmektedir. Bu parametrelerin doğru bir şekilde yapılandırılması, güvenilir ve hatasız veri iletimini sağlar.

### Veri İletimi Süresi

- Belirli bir baud hızında (baud rate) veri iletiminin ne kadar sürdüğünü hesaplamak için aşağıdaki hesaplama yöntemi kullanılır.
  - Baud Hızı (Baud Rate): Bu, saniyede kaç karakter gönderildiğini belirtir. Eğer her karekter 1 bit'e eşitse, bu durumda saniyede kaç bit gönderildiğini de gösterir.
     Örneğin, 9600 baud, saniyede 9600 bit'in iletildiği anlamına gelir.
  - **Bir Bit'in İletim Süresi:** Bir bit'in iletilmesi için geçen süre, baud hızı ile ters orantılıdır. Yani bir bit'in iletim süresi, Bit Süresi = 1 / Baud Rate hesap edilir. Saniye cinsinden sonuç verir.
  - Bir Byte'ın İletim Süresi: Bir byte 8 bit'ten oluşur, fakat genellikle veri iletiminde başlangıç biti, durdurma biti ve bazen hata kontrol biti gibi ek bitler de olabilir. Standart bir asenkron iletişimde bu, genellikle 10 bit olarak kabul edilir. Byte Süresi = Bit Sayısı × Bit Süresi şeklinde hesap edilir.
- Baud hızına göre bir byte'ın iletim süresini hesaplamak için kullanılan formül,

### Byte Süresi = 10 / Baud Hızı

• Bu formülü kullanarak farklı baud hızları için byte süreleri;

115200 baud hızı için Byte Süresi  $\approx$  86.8 µs 57600 baud hızı için Byte Süresi  $\approx$  173.6 µs

38400 baud hızı için Byte Süresi ≈ 260.4 μs

19200 baud hızı için Byte Süresi ≈ 520.8 μs

9600 baud hızı için Byte Süresi ≈ 1.04 ms 4800 baud hızı için Byte Süresi ≈ 2.08 ms

## Çalışma Modları

- UART'ın üç çalışma modu vardır. Bunlar Full Duplex, Half duplex ve Simplex'dir.
  - **Full Duplex** iletişimde, veri gönderme ve veri alma işlemleri aynı anda ve bağımsız olarak gerçekleştirilir.
  - **Half Duplex** iletişimde, veri gönderme ve veri alma işlemleri aynı hattı paylaşan cihazlar arasında sırayla gerçekleştirilir.
  - Simplex iletişimde, veri iletimi sadece bir yönde gerçekleşir.



## Pin Yapısı

- TX (Transmit) ve RX (Receive), UART haberleşmesinde kullanılan veri gönderme ve veri alma hatlarını temsil eder.
- CTS (Clear To Send) ve RTS (Request To Send) ise UART haberleşmesinde kullanılan kontrol sinyalleridir. RTS
  ve CTS sinyalleri, veri akışını kontrol etmek için kullanılır ve genellikle aşırı yüklenmeyi önlemek veya veri
  kaybını engellemek için kullanılır.
- **TX** hattı, veri gönderici tarafından kullanılan seri veri gönderme hattını temsil eder. Veri gönderici, veri paketini seri olarak TX hattına gönderir ve bu hattı kullanarak veriyi alıcıya iletir.
- **RX** hattı, veri alıcı tarafından kullanılan seri veri alma hattını temsil eder. Veri alıcı, veriyi seri olarak RX hattından alır ve bu hattı kullanarak veriyi işler.
- Veri gönderici tarafından veri göndermeye hazır olduğunu bildirmek için **RTS** sinyalini HIGH seviyeye çeker. Bu, veri alıcının veriyi almasını ve işlemeye başlamasını sağlar.
- Veri alıcı tarafından veri almayı ve işlemeyi kabul etmek için hazır olduğunu belirtmek için **CTS** sinyalini HIGH seviyede tutar. Bu, veri göndericinin veriyi göndermeye başlamasını sağlar.
- RX giriş pini ile TX çıkış pini ve CTS giriş pini ile RTS çıkış pini birbirlerine ters bağlanır.



## **Fiziksel Standartlar**

- USART, seri iletişimde geniş bir kullanım alanına sahiptir ve çeşitli protokollerin uygulanmasına olanak tanır. Bu protokoller arasında RS232, RS422, RS485 fiziksel standartlar yer alır.
- <a href="https://blog.direnc.net/rs232-ve-rs485-nedir-kullanim-alani-avantaj">https://www.elektrikde.com/rs-232-rs-485-ve-rs-422-seri-iletisim/</a> ve <a href="https://youtu.be/ChCRIU2kEE0">https://youtu.be/ChCRIU2kEE0</a> link üzerinden fiziksel standartlar hakkında bilgi edinebiliriz.
- RS232, tek bir veri iletim hattı üzerinden iletişim sağlar ve asenkron veri iletimine uygun bir protokol kullanır. Genellikle 15 volt ile -15 volt arasında bir gerilim seviyesi kullanır. Seri iletişim yaklaşık 15 metre kadardır.
- RS-485 ve RS-422, her ikisi de seri haberleşme standardı olan ve diferansiyel sinyal iletimini kullanan protokollerdir. RS485, RS422'nin bir üst kümesidir, bu nedenle tüm RS422 cihazları RS485 tarafından kontrol edilebilir.
- RS485, birden fazla cihaz arasında noktadan noktaya veya çok noktaya bağlantılar sağlayabilir. Düşük hızlardan (baud hızı) yüksek hızlara kadar geniş bir veri iletim hızı aralığına sahiptir. Genellikle 100 kbps ila 10 Mbps arasında değişen hızlarda iletişim sağlar. Uçtan uca maksimum mesafe 1200 metreye kadar olabilir.
- RS232 ile RS485 standartlarının özellikleri şu şekildedir:

| Garilim sovivasina davalı |                                                          |
|---------------------------|----------------------------------------------------------|
| Germin Seviyesine dayan   | Diferansiyel                                             |
| 1 Sürücü, 1 Alıcı         | 32 Sürücü, 32 Alıcı (Aynı anda bir Sürücü etkin)         |
| Noktadan Noktaya          | Çok Aktarmalı                                            |
| 15M/50FT                  | 1200M / 3000FT                                           |
| 1 MBit/sn                 | 10 MBit/sn                                               |
| ±25V                      | -7V ila +12V                                             |
| 3 ila 7 kΩ                | 12 kΩ                                                    |
| ±15V                      | -7V ila +12V                                             |
| ±3V                       | ±200mV                                                   |
|                           | Noktadan Noktaya 15M/50FT 1 MBit/sn ±25V 3 ila 7 kΩ ±15V |

• RS232 ve RS485 konnektörlerinin pin bağlantı bilgileri şu şekildedir:



• RS-232, eski ve yaygın olarak kullanılan bir seri haberleşme standardıdır. Ancak daha yüksek veri hızları, uzun mesafe iletimi ve çok noktalı haberleşme gerektiren uygulamalarda RS-485 gibi daha modern haberleşme standartları tercih edilmektedir.

## Haberleşme Metotları

- UART üzerinden Polling, Interrupt ve DMA olmak üzere üç farklı haberleşme yapılabilir.
- https://deepbluembedded.com/how-to-receive-uart-serial-data-with-stm32-dma-interrupt-polling/, https://controllerstech.com/uart-receive-in-stm32/ ve https://controllerstech.com/uart-transmit-in-stm32/ link ile bu metotlar ile yapılan örnekleri inceleyebiliriz.
- **Polling** yani Yoklama yöntemi, mikrodenetleyici tarafından sürekli olarak UART veri alımını kontrol etmek için kullanılır. Mikrodenetleyici, UART veri alımını düzenli aralıklarla sorgular ve yeni veri varsa onu işler. Veri gelene kadar mikrodenetleyici diğer işlemleri yapamaz ve sürekli olarak UART'ı kontrol etmek zorunda kalır. Bu yöntem, basit uygulamalarda ve düşük hızlı veri iletiminde tercih edilebilir.
- Yalnızca UART kullanıyorsak ve başka bir şey kullanmıyorsak bu kullandığımız polling yöntemi kullanmak iyidir, aksi takdirde diğer tüm işlemler etkilenecektir.
- Interrupt yöntemi, UART'dan veri alındığında veya veri gönderildiğinde mikrodenetleyiciye kesme sinyali göndererek mikrodenetleyicinin normal işlemesini kesmesini sağlar. Bu yöntem, mikrodenetleyicinin sürekli olarak UART'yı sorgulamaktan kurtulmasını sağlar ve daha etkili bir şekilde diğer görevlerini gerçekleştirmesine olanak tanır. Interrupt yöntemi, yüksek hızlı veri iletimi veya zamanlama hassasiyeti gerektiren uygulamalarda tercih edilir.
- **DMA** yöntemi, veri transferini mikrodenetleyicinin müdahalesi olmadan doğrudan bellekten yapılmasını sağlar. DMA denetleyici, UART'dan gelen veya UART'a gönderilecek verileri doğrudan bellekten okur veya belleğe yazar. Bu yöntem, mikrodenetleyicinin UART veri transferiyle uğraşmadan diğer işlemleri gerçekleştirmesine olanak sağlar ve veri transferinde yüksek hızlı ve verimli bir çözümdür. DMA yöntemi, yüksek hızlı veri transferlerinde veya sürekli veri akışı gerektiren uygulamalarda kullanılır.
- Özellikle USART ile gönderilecek yüklü miktarda verimiz var ise, bu veriyi döngü içerisinde göndermek, işlemci zamanının önemli bir bölümünü harcayacaktır. Baud hızımız ne kadar az ise, gönderme hızımız o kadar düşecek, dolayısıyla bekleme hızımız da o kadar artacaktır.
- Gönderme işleminin bitmesini beklemeden işimize devam edebilmek için ya DMA ya da EXTI kullanırız.
- Interrupt kullanımında ise CPU tarafından saniyede çok sayıda kesinti yapılması gerekecektir. Bu yüzden çok etkili yöntem değildir. Verileri doğrudan belleğe yönlendirmek için DMA biriminin kullanılması en etkili yöntemdir.

### **Birim Yapısı**



Register

| Offset | Register    | 31 | 30 | 29 | 28 | 27 | 97 | 25 | 24  | 23   | 22   | 21   | 20  | 19   | 18 | 17 | 16 | 15    | 14       | 13       | 12        | 1      | 10    | 6     | 8    | 7        | 9     | 2      | 4        | 3     | 2         | -           | 0   |
|--------|-------------|----|----|----|----|----|----|----|-----|------|------|------|-----|------|----|----|----|-------|----------|----------|-----------|--------|-------|-------|------|----------|-------|--------|----------|-------|-----------|-------------|-----|
| 0x00   | USART_SR    |    |    |    |    |    |    |    |     |      | 6000 | Res  | erv | ed   |    |    |    |       |          |          |           |        |       | CTS   | LBD  | TXE      | TC    | RXNE   | IDLE     | ORE   | N.        | FE          | PE  |
|        | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    |       |          |          |           |        |       | 0     | 0    | 1        | 1     | 0      | 0        | 0     | 0         | 0           | 0   |
| 0x04   | USART_DR    |    |    |    |    |    |    |    |     |      |      | Re   | ese | rved |    |    |    |       |          |          |           |        |       |       |      |          |       | D      | R[8      | :0]   |           |             |     |
|        | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    |       |          |          |           |        |       |       | 0    | 0        | 0     | 0      | 0        | 0     | 0         | 0           | 0   |
| 0x08   | USART_BRR   |    |    |    |    |    |    | R  | ese | rve  | d    |      |     |      |    |    |    |       |          |          | D         | IV_N   | /lan  | tissa | [15  | :4]      |       |        |          | DI    | V_F<br>[3 | ract<br>:0] | ion |
| 52     | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    | 0     | 0        | 0        | 0         | 0      | 0     | 0     | 0    | 0        | 0     | 0      | 0        | 0     | 0         | 0           | 0   |
| 0x0C   | USART_CR1   |    |    |    |    |    |    | R  | ese | rve  | d    |      |     |      |    |    |    | OVER8 | Reserved | UE       | Σ         | WAKE   | PCE   | PS    | PEIE | TXEIE    | TCIE  | RXNEIE | DLEIE    | TE    | RE        | RWU         | SBK |
|        | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    | 0     | Re       | 0        | 0         | 0      | 0     | 0     | 0    | 0        | 0     | 0      | 0        | 0     | 0         | 0           | 0   |
| 0x10   | USART_CR2   |    |    |    |    |    |    |    | Re  | serv | /ed  | į    |     |      |    |    |    |       | LINEN    | ST<br>[1 | OP<br>:0] | CLKEN  | CPOL  | CPHA  | LBCL | Reserved | LBDIE | LBDL   | Reserved |       | ADD       | [3:0        | )]  |
|        | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    |       | 0        | 0        | 0         | 0      | 0     | 0     | 0    | Re       | 0     | 0      | Re       | 0     | 0         | 0           | 0   |
| 0x14   | USART_CR3   |    |    |    |    |    |    |    |     | F    | Res  | erve | ed  |      |    |    |    |       |          | 7.       |           | ONEBIT | CTSIE | CTSE  | RTSE | DMAT     | DMAR  | SCEN   | NACK     | HDSEL | IRLP      | IREN        | EIE |
| ,      | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    |       |          |          |           | 0      | 0     | 0     | 0    | 0        | 0     | 0      | 0        | 0     | 0         | 0           | 0   |
| 0x18   | USART_GTPR  |    |    |    |    |    |    | R  | ese | rve  | d    |      |     |      |    |    |    |       |          |          | GT        | [7:0]  |       |       |      |          |       |        | PSC      | [7:0  | 0]        |             |     |
|        | Reset value |    |    |    |    |    |    |    |     |      |      |      |     |      |    |    |    | 0     | 0        | 0        | 0         | 0      | 0     | 0     | 0    | 0        | 0     | 0      | 0        | 0     | 0         | 0           | 0   |

- **USART\_SR (Status Register)**, Bu kayıt, iletişim durumu hakkında bilgi sağlar. Örneğin, veri alımı veya iletimi tamamlandığında veya hata durumlarında bayraklar (flag) içerir.
- **USART\_DR (Data Register)**, iletişimde iletilen veya alınan veriyi tutar. Veriyi bu kayıta yazarak iletimi başlatabilir veya bu kayıttan okuyarak alınan veriyi elde edebilirsiniz.
- USART\_BRR (Baud Rate Register), iletişim hızını ayarlamak için kullanılır.
- USART\_CR1 (Control Register 1) ve USART\_CR2 (Control Register 2), UART modunu, iletim ve alım parametrelerini ve diğer iletişim ayarlarını kontrol eder.
- USART\_CR3 (Control Register 3), üçüncü kontrol kaydıdır ve DMA ayarları gibi daha gelişmiş ayarları kontrol eder
- USART\_GTPR (Guard Time and Prescaler Register), zamanlama ayarları için kullanılır.

# **09 SPI**

## Giriş

- <a href="https://ozdenercin.com/2019/02/01/spi-seri-haberlesme-protokolu/">https://ozdenercin.com/2019/02/01/spi-seri-haberlesme-protokolu/</a>, <a href="https://devreyakan.com/spi-nedir/">https://devreyakan.com/spi-nedir/</a> linkinden ayrıntılı bilgilere ulaşabiliriz.
- SPI (Serial Peripheral Interface), mikrodenetleyiciler, sensörler, dijital IC'ler ve diğer entegre devreler arasında seri veri iletişimi için kullanılan bir seri senkron iletişim protokolüdür
- Özellik ve kullanım olarak I2C'ye benzer. I2C'de olduğu gibi bir adet Master cihaz bulunur. Bu cihaz hatta bağlı çevresel cihazları kontrol eder.
- Çevresel cihazlarla veya diğer mikrodenetleyicilerle veri transferi sağlayan yazılım/donanım tabanlı seri
  iletişim protokolüdür. Bu haberleşme şekli karşılıklı iki tarafın clocklarının senkronize çalışmasıyla data
  iletişimi sağlamaktadır.
- SPI, genellikle düşük maliyetli, düşük güç tüketimi gerektiren uygulamalarda kullanılır. Özellikle mikrodenetleyiciler, sensörler, veri dönüştürücüler, hafıza kartları ve diğer entegre devreler arasında veri iletişimi için tercih edilir.
- SPI'nin hızlı ve basit bir iletişim protokolü olması, çeşitli uygulama alanlarında yaygın olarak kullanılmasını sağlar.

## Avantajları ve Dezavantajları

#### Avantailar;

- Başlatma ve durdurma biti yok, böylece veriler kesintisiz olarak aktarılabilir.
- I2C gibi karmaşık bağımlı adresleme sistemi yok.
- I2C'den daha yüksek veri aktarım hızı (neredeyse iki kat daha hızlı).
- Ayrı MISO ve MOSI hatları, böylece veri aynı anda gönderilebilir ve alınabilir.

### Dezavantajlar;

- Dört kablo kullanır (I2C ve UART'lar iki kablo kullanır).
- Verilerin başarıyla alındığına dair bir onay yok (I2C de vardır).
- UART'taki eşlik biti gibi hata denetimi biçimi yok.
- Yalnızca tek bir master'a izin verir.

## Bağlantılar

• SPI, genellikle dört telli bir bağlantıyla gerçekleştirilir:

**MOSI** (Master Out Slave In), Master cihazdan (genellikle mikrodenetleyici) slave cihaza veri gönderir.

MISO (Master In Slave Out), Slave cihazdan master cihaza veriyi gönderir.

SCLK (Serial Clock): Saat sinyali, veri iletim hızını senkronize eder.

Bu sinyal sadece master cihaz tarafından üretilir.

**SS/CS** (Slave Select/Chip Select), İletişim kurulacak slave cihazı seçer.

 Slave cihaz donanımsal olarak seçildiği için I2C iletişimindeki gibi adres gönderilmez. Fakat birden fazla slave cihazın SPI veri yoluna bağlanması için birden fazla SS/CS pini kullanır.

Tüm pinlerin kullanılmasına ihtiyaç yoktur.



## Veri İletimi

- Master, saat sinyalini verir.
- Master, SS/CS pinini, slave etkinleştiren bir **LOW** voltaj durumuna geçirir.
- Master, verileri MOSI hattı boyunca her seferinde bir bit olarak slave'e gönderir. Slave, bitleri aldıkça okur.
- Bir yanıt gerekiyorsa, bağımlı, MISO hattı boyunca her seferinde bir bit veriyi master'a döndürür. Master, bitleri aldıkça okur.



• SPI'da veri iletim sırası genellikle **8 bitlik** veri paketleri halinde olur, ancak bu uzunluğu değiştirilebilir. Veri iletim sırası, verilerin en yüksek veya en düşük anlamlı bit ile başlayıp bitişebileceği şekilde yapılandırılabilir.



• Ana cihaz, iletişimi başlatır ve sonlandırır. Slave cihazlar ise ana cihazın taleplerine yanıt verir.

## Veri Yolu

- SPI haberleşmesi için üç farklı mod vardır. Bunlar Full Duplex, Half duplex ve Simplex'dir.
- İkisi çift yönlü iken diğeri tek yönlü haberleşmedir. Bu modlar hakkında detaylı bilgi almak için <u>https://fastbitlab.com/spi-bus-configuration-discussion-full-duplex-half-duplex-simplex/</u> linkteki yazıyı okuyabiliriz.
- Tek yönlü olan Simplex iletişiminde SS/CS pini kullanılmayabilir, ancak çift yönlü olan Full Duplex ve Half duplex iletişimde ve birden fazla slave cihazı varsa SS/CS pini kullanışlı olabilir.
- Full Duplex , hem veri gönderme hem de veri alma işlemlerinin aynı anda gerçekleştirir. Veri iletimi için iki ayrı iletişim hattı kullanılır. Her iki tarafta bağımsız olarak veri gönderebilir ve alabilir, bu nedenle iletişim hızı genellikle yüksektir.



• Half Duplex, sadece bir veri gönderme ya da bir veri alma işleminin aynı anda gerçekleştirildiği bir çalışma modudur.

Bu modda, genellikle **tek bir çift yönlü** iletişim hattı kullanılır. Her iki taraf da **aynı iletişim hattı**nı kullanarak veri gönderebilir veya alabilir, ancak aynı anda her iki yönde veri iletimi yapılamaz.



- **Simplex,** sadece **bir yönde** veri iletimine izin veren bir çalışma modudur. Genellikle tek bir iletişim hattı kullanılır ve veri gönderme veya veri alma işlemi yapılır. Her iki tarafta aynı anda veri gönderip alamaz.
- Eğer master sadece veri gönderip slave sadece veri alacaksa, bu durumda MOSI hattı kullanılır. Diğer bir durumda, master sadece veri alıp slave sadece veri gönderecekse, bu durumda MISO hattı tercih edilir.
- Bu iletişimde SS/CS pini kullanılmayabilir. Çünkü Simplex modda genellikle tek yönlü iletişim olduğu için sadece master cihazın veri gönderme veya alım işlemlerini kontrol etmesi yeterlidir.



## Çalışma Modları

- SPI iletişiminde saat sinyalinin nasıl üretileceğini belirler. Clock polarity (CPOL), saat sinyalinin **yüksek** veya **düşük** seviyede başlayacağını belirtir, clock phase (CPHA) ise veri okuma/yazma işleminin saat sinyalinin hangi **kenarında** gerçekleşeceğini belirler.
- Saat sinyali, CPOL değeri 0 olduğunda düşük seviyeden, 1 olduğunda ise yüksek seviyeden başlar.
   Veri, CPHA değeri 0 iken saat sinyalinin yükselen kenarında yazılır sonraki düşen kenarında okunur, CPHA değeri 1 iken ise düşen kenarında yazılır, sonraki yükselen kenarında yazılır.
- SPI Modu 0 (CPOL=0, CPHA=0)

CPOL = 0: Saat sinyali, düşük seviyede başlar.

CPHA = 0: Veri değişikliği saat sinyalinin yükselen kenarında olur.

• SPI Modu 1 (CPOL=0, CPHA=1)

CPOL = 0: Saat sinyali, düşük seviyede başlar.

CPHA = 1: Veri değişikliği saat sinyalinin düşen kenarında olur.

• SPI Modu 2 (CPOL=1, CPHA=0)

CPOL = 1: Saat sinyali, yüksek seviyede başlar.

CPHA = 0: Veri değişikliği saat sinyalinin yükselen kenarında olur.

# • SPI Modu 3 (CPOL=1, CPHA=1)

CPOL = 1: Saat sinyali, yüksek seviyede başlar.

CPHA = 1: Veri değişikliği saat sinyalinin düşen kenarında olur.



**Birim Yapısı** 



# Register

| Offset | Register    | 31 | 30 | 5 | S S | 27 | 26 | 63 | 24  | 23   | 22       | 7 2 | 000 | 8    | 19  | 18 | 17 | 16   | 15       | 14     | 13    | 12      | 11  | 10     | 6   | 8   | 7        | 9      | S     | 4      | 3        | 2      | 1       | 0       |
|--------|-------------|----|----|---|-----|----|----|----|-----|------|----------|-----|-----|------|-----|----|----|------|----------|--------|-------|---------|-----|--------|-----|-----|----------|--------|-------|--------|----------|--------|---------|---------|
| 0x00   | SPI_CR1     |    |    |   |     |    |    | R  | ese | rve  | d        |     |     |      |     |    |    |      | BIDIMODE | BIDIOE | CRCEN | CRCNEXT | DFF | RXONLY | SSM | SSI | LSBFIRST | SPE    | В     | R [2   | 2:0]     | MSTR   | CPOL    | CPHA    |
| 135    | Reset value | 1  |    |   |     |    |    |    |     |      |          |     |     |      |     |    |    | 16   | 0        | 0      | 0     | 0       | 0   | 0      | 0   | 0   | 0        | 0      | 0     | 0      | 0        | 0      | 0       | 0       |
| 0x04   | SPI_CR2     |    |    |   |     |    |    |    |     |      |          | ì   | Re  | ser  | ved |    |    |      |          |        |       |         |     |        |     |     | TXEIE    | RXNEIE | ERRIE | FRF    | Reserved | SSOE   | TXDMAEN | RXDMAEN |
| 109    | Reset value | 1  |    |   |     |    |    |    |     |      |          |     |     |      |     |    |    |      |          |        |       |         |     |        |     |     | 0        | 0      | 0     | 0      | T.       | 0      | 0       | 0       |
| 0x08   | SPI_SR      |    |    |   |     |    |    |    |     |      |          | R   | ese | erve | ed  |    |    |      |          |        |       |         |     |        |     | FRE | BSY      | OVR    | MODE  | CRCERR | NDN      | CHSIDE | TXE     | RXNE    |
|        | Reset value |    |    |   |     |    |    |    |     |      |          |     |     |      |     |    |    |      |          |        |       |         |     |        |     | 0   | 0        | 0      | 0     | 0      | 0        | 0      | 1       | 0       |
| 0x0C   | SPI_DR      |    |    |   |     |    |    | R  | ese | n/e  | d        |     |     |      |     |    |    |      |          |        |       |         |     |        | [   | OR[ | 15:0     | )]     |       |        |          |        |         |         |
| 0,00   | Reset value |    |    |   |     |    |    |    | 030 |      | •        |     |     |      |     |    |    |      | 0        | 0      | 0     | 0       | 0   | 0      | 0   | 0   | 0        | 0      | 0     | 0      | 0        | 0      | 0       | 0       |
| 0x10   | SPI_CRCPR   |    |    |   |     |    |    | R  | ese | rve  | d        |     |     |      |     |    |    | 10   |          |        |       |         |     | (      | CRC | PO  | LY[      | 15:0   | 0]    |        |          |        |         |         |
| OX 10  | Reset value |    |    |   |     |    |    | 1  | 000 | ,,,, | •        |     |     |      |     |    |    |      | 0        | 0      | 0     | 0       | 0   | 0      | 0   | 0   | 0        | 0      | 0     | 0      | 0        | 1      | 1       | 1       |
| 0x14   | SPI_RXCRCR  |    |    |   |     |    |    | R  | ese | rve  | d        |     |     |      |     |    |    | - 10 |          |        |       |         |     |        | Rx  | CR  | C[1      | 5:0]   |       |        |          |        |         |         |
| OX14   | Reset value |    |    |   |     |    |    |    | 000 |      | <b>u</b> |     |     |      |     |    |    |      | 0        | 0      | 0     | 0       | 0   | 0      | 0   | 0   | 0        | 0      | 0     | 0      | 0        | 0      | 0       | 0       |
| 0x18   | SPI_TXCRCR  |    |    |   |     |    |    | R  | ese | rve  | d        |     |     |      |     |    |    |      |          |        |       |         |     |        | Tx  | CR  | C[1      | 5:0]   |       |        |          |        |         |         |
| 0.10   | Reset value |    |    |   |     |    |    |    |     |      | ~        |     |     |      |     |    |    |      | 0        | 0      | 0     | 0       | 0   | 0      | 0   | 0   | 0        | 0      | 0     | 0      | 0        | 0      | 0       | 0       |

- SPI\_CR1 (Control Register 1) ve SPI\_CR2 (Control Register 2), iletişimin modunu (Master veya Slave) ve saat hızını, Data frame format, Half duplex iletişim ve diğer özellikleri yapılandırmak için kullanılır.
- **SPI\_SR (Status Register)**, SPI haberleşme durumunu izlemek için kullanılır. İletimin tamamlanıp tamamlanmadığı, veri alımı durumu gibi bilgileri içerir.
- **SPI\_DR (Data Register)**, Veri gönderip almak için kullanılır. Gönderilen veya alınan veriyi bu kayıt aracılığıyla işleyebilirsiniz.
- SPI\_CRCPR (CRC Polynomial Register) ve SPI\_RXCRCR/SPI\_TXCRCR (CRC Receive/Transmit Register), SPI verilerinin döngüsel hata denetimi (CRC) için kullanılır.

## Haberleşme Metotları

- SPI üzerinden Polling, Interrupt ve DMA olmak üzere üç farklı haberleşme yapılabilir.
- <a href="https://deepbluembedded.com/stm32-spi-tutorial/">https://deepbluembedded.com/stm32-spi-tutorial/</a> linkinden konu hakkındaki bilgileri inceleyebiliriz.

5 Mayıs 2021 Çarşamba

08:03

## **10 I2C**

### **Giris**

- <a href="https://www.ercankoclar.com/2018/01/i2c-iletisim-protokolu-ve-mikroc-kutuphanesi/">https://www.ercankoclar.com/2018/01/i2c-iletisim-protokolu-ve-mikroc-kutuphanesi/</a> ve
   <a href="https://ozdenercin.com/2019/01/25/i2c-seri-haberlesme-protokolu/">https://ozdenercin.com/2019/01/25/i2c-seri-haberlesme-protokolu/</a> linklerinden ayrıntılı bilgilere
   ulaşabiliriz.
- https://www.ti.com/lit/an/slva704/slva704.pdf?ts=1702118996423&ref\_url=https%253A%252F% 252Fwww.ti.com%252Fsitesearch%252Fen-us%252Fdocs%252Funiversalsearch.tsp%253FlangPref% 253Den-US%2526searchTerm%253DUnderstanding%2Bthe%2Bl%2B2C%2BBus%2526nr%253D1136 linkten Texas Instruments'in I2C protokü hakkında yazdığı makaleyi okuyabiliriz.
- I2C prokolünün geliştirlme amacı, düşük hızlı çevre birimlerinin ana kartları, cep telefonları, gömülü sistemler gibi elektronik cihazlara daha az kablo ihtiyacı ile bağlanabilmesini sağlamaktadır.

## Avantajları ve Dezavantajları

#### Avantajlar;

- Sadece iki telli bir yapıya sahiptir (SCL ve SDA), bu nedenle **az pin** kullanımı ile birçok cihazın bağlanmasını sağlar.
- Aynı hat üzerinden çift yönlü iletişim sağlar. Hem master hem de slave cihazlar veri gönderebilir ve alabilir.
- Bir dizi cihazın (EEPROM, sensörler, ekranlar vb.) bağlanmasını destekler, bu da çok **çeşitli uygulamalara** olanak tanır.
- Master ve slave cihazlar arasındaki bağlantıları daha esnek hale getirir. Çoklu master bağlantılarına izin verir.
- Open-drain çıkışı, güç tüketimini azaltır ve daha güvenilir bir iletişim sağlar.
- Yüksek veri iletim hızlarına izin verecek şekilde tasarlanmıştır.

#### Dezavantajlar;

- I2C'nin **uzun hat mesafelerinde** performansı düşük olabilir. Bu durum, iletişim hızını düşürmek veya ek güçlendirme önlemleri almak gerektirebilir.
- Birden çok masterın bulunduğu sistemlerde **çatallanma** sorunları ortaya çıkabilir. Bu durum, çakışmaları önlemek için dikkatlice senkronize edilmiş bir sistem gerektirir.
- Başlangıçta karmaşık olabilir ve doğru yapılandırma ve senkronizasyon gerektirebilir.
- Önceden belirlenmiş bir adres yapısı kullanır, bu nedenle güvenlik açısından zayıf olabilir.
- Uzun hat mesafelerinde veya yüksek hızlarda iletişimde, **elektromanyetik girişim** sorunları ortaya çıkabilir.

### Bağlantılar

- I2C iletişiminde sadece iki hat vardır. Bunlar SDA (Serial Data Line) ve SCL ( Serial Clock Line) hatlarıdır.
- Genellikle +5V ve +3.3V voltajlarda çalışmakla beraber, I2C protokolü daha pratik voltaj seviyelerine de izin vermektedir.
- SDA hattı harberleşmeyi başlatıp, sonlandırır. SCL ise veri hattı kondigurasyonunu sağlar.



## Çift Yönlü Haberleşme

- I2C, aynı hat üzerinde open-drain/open-collector ile bir giriş buffer kullanır, bu da tek bir veri hattının çift yönlü veri akışı için kullanılmasına olanak tanır.
- Bu hatlar ayrıca pull-up direncine ihtiyaç duyarlar.
- Yalnızca bir cihaz veri yolu hattını toprağa çekebilir veya veri yolu hattını serbest bırakır ve böylece pull-up

direncinin voltajı yükseltmesine izin verir.

- Hattı LOW seviyeye çekmek için FET transistör tetiklenir böylece hat toprak ile kısa devre olur.
- Hattı HIGH seviyeye çekmek için FET transistör kapatılır böylece hat pull-up direnci vasıtasıyla voltaj seviyesine çekilir.



# Veri İletimi

- I2C hattı SDA hattının lojik high seviyesinden lojik low seviyeye düşmesi ile başlar. Aynı şekilde lojik low seviyesinden lojik high seviyeye çıkması ile sonlanır. SDA hattının haberleşmeyi başlatabilmesi için SCL hattı da high olmalıdır.
- SCL hattı lojk high seviyesinde iken SDA hattı high seviyesine çekilirse haberleşme sonlanır.
- I2C veri gönderiminde start biti "0" stop biti "1" verilerinden oluşmaktadır.
- I2C veriyolu multimaster bir yapıdadır. Bu sayede letişim hattında birden fazla cihaz olabilir. Master cihazlarda bir saat sinyali ve data gönderildiği anda diğer cihazların tamamı slave moduna geçerler.
- Multimaster I2C haberleşmesinde Repeated Start komutu vardır ve sıklıkla kullanılır. I2C haberleşmesinde 2 adet cihaz olduğunu varsayalım.

Birinci master cihaz start komutu gönderdi ve start komutundan sonra gerekli adres bilgilerini gönderdi. Tüm bu işlemler sürecinde I2C hattı birinci master cihaz tarafından kullanıldığından dolayı I2C hattı idle durumda olmayacaktır. Birinci cihaz stop durumu göndermeden önce haberleşmede bir değişiklik yapmak isterse Repeated Start komutunu gönderir ve böylece 1.Master cihazın slave cihaz ile I2C haberleşmesi kopmamış olur. Multimaster olmayan durumlarda Repeated Start komutunu kullanmaya gerek yoktur. Repeated Start komutu ard arda gelen start stop komutlarından oluşur.



- İlk olarak SDA ve SCL hatları HIGH konumdadırlar. Daha sonra SDA hattı master tarafından **LOW** seviyeye çekilerek **iletişimin başlayacağı**, slave cihazlara bildirilir.
- Bu bildirimi alan slave cihazlar, adres bilgisini beklemeye başlarlar.
   Adres bilgisi slave cihazların yapısına göre 7 bit, 10 bit veya 16 bit olabilirler.
- Master cihaz hangi slave cihaz ile haberleşmek istiyorsa onun adres bilgisini gönderdikten sonra, **okuma** mi yoksa **yazma** mi yapacağını belirtir. Adres hangi slave cihazın ise o cihaz master ile iletişim kurmaya başlar.
- Adres kendisine ait olan slave cihaz, master cihaza verinin gönderildiği veya verinin alındığını doğrulamak için bir **ACK** (Acknowledge) kabul biti gönderir.
- Veri transferi işlemi gerçekleşir. Bu transfer iki yönlü de olabilir. (Slave'den Master'a veya Master'dan Slave'e)



• I2C haberleşmesinde 1 master cihaz ve birden fazla slave cihaz olduğunu varsayalım. Master cihaz herhangi bir slave cihaza erişmek için start komutundan sonra ilgili slave cihazın adresini gönderir. Aynı hatta bağlı olan slave cihazların tamamı bu mesajları alır ancak sadece bu mesaja sahip olan slave cihaz Ack mesajını göndererek iletişimin kurulduğu master cihaza bildirir ve Ack mesajını alan master cihaz adres bilgisinden hemen sonra veri göndermeye başlar.

## **Birim Yapısı**



Register

| Offset | Register    | 31 | 20 | 28 | 27 | 17 | 56 | 25 | 24  | 23   | 200 | 22  | 21  | 20 | 40  | 7  | 18  | 17  | 34 | 9        | 2 7      | 4 | 13       | 12        | +     | 10      | 6       | α      | ,  | 7           | 9       | ď         |         |          | 2        | 2        | -     | 0      |
|--------|-------------|----|----|----|----|----|----|----|-----|------|-----|-----|-----|----|-----|----|-----|-----|----|----------|----------|---|----------|-----------|-------|---------|---------|--------|----|-------------|---------|-----------|---------|----------|----------|----------|-------|--------|
| 0x00   | I2C_CR1     |    | _  |    |    |    |    | R  | ese | erve | ed  |     |     | _  |     |    |     |     |    | SWRST    | Reserved |   | ALERT    | PEC       | POS   | ACK     | STOP    | START  |    | O NOSTRETCH | ENGC    | ENPEC     | ENARP   | CMRTVDE  | Simolina | reserved | SMBUS | B      |
| ŀ      | Reset value | 1  |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    | 0        |          | - | 0        | 0         | 0     | 0       | 0       | 1      | )  | 0           | 0       | 0         | 0       | 1        | 0        |          | 0     | 0      |
| 0x04   | I2C_CR2     |    |    |    |    |    |    |    |     | R    | ese | erv | /ed |    |     |    |     |     |    |          | -        | _ |          | LAST      | DMAEN | ITBUFEN | ITEVTEN | TERREN |    | Doggood     | nakiaca |           |         | FR       | EQ       | [5:0     | ]     |        |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    |          |          |   |          | 0         | 0     | 0       | 0       | 1      | )  | 0           | 6       | 0         | 0       | 1        | 0        | 0        | 0     | 0      |
| 0x08   | I2C_OAR1    |    |    |    |    |    |    | R  | ese | erve | ed  |     |     |    |     |    |     |     |    | ADDMODE  |          |   | Re       | sen       | /ed   |         | ADI     | D[9:   | 8] |             |         | A         | DD      | 7:1      | 1]       |          |       | ADDO   |
|        | Reset value | 4  |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    | 0        |          |   |          |           |       |         | 0       | T      | )  | 0           | 0       | 0         | 0       | 1        | 0        | 0        | 0     | 0      |
| 0x0C   | I2C_OAR2    |    |    |    |    |    |    |    |     |      |     |     |     | F  | Res | en | vec | ı   |    |          |          |   |          |           |       |         |         |        |    |             |         | ΑE        | D2      | [7:      | 1]       |          |       | ENDUAL |
|        | Reset value | 1  |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    |          |          |   |          |           |       |         |         |        | ı  | 0           | 0       | 0         | 0       | 1        | 0        | 0        |       | 0      |
| 0x10   | I2C_DR      |    |    |    |    |    |    |    |     |      |     |     |     | B  | Res | en | vec | 1   |    |          |          |   |          |           |       |         |         |        |    |             |         |           | DF      | 2[7      | :0]      |          | Ť     |        |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    |          |          |   |          |           |       |         |         |        |    | 0           | 0       | 0         | 0       | T        | 0        | 0        | 0     | 0      |
| 0x14   | I2C_SR1     |    |    |    |    |    |    | R  | ese | erve | ed  |     |     |    |     |    |     |     |    | SMBALERT | TIMEOUT  |   | Reserved | PECERR    | OVR   | AF      | ARLO    | RERR   |    | TxE         | RXNE    | Reserved  | STOPF   | ADDIO    | OLOGU    | 110      | ADDR  | SB     |
|        | Reset value | 2  |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    | 0        |          |   | -        | 0         | 0     | 0       | 0       | 1      | )  | 0           | 0       | -         | 0       | 1        | 0        | 0        | 0     | 0      |
| 0x18   | I2C_SR2     |    |    |    |    |    |    | R  | ese | erve | ed  |     |     |    |     |    |     |     |    |          |          |   |          | PE        | :C[7  | [0]     |         |        |    | DUALF       | SMBHOST | SMBDEFAUL | GENCALL | Dogonood | TO A     | 3        | BUST  | MSL    |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    | 0        | (        | ) | 0        | 0         | 0     | 0       | 0       |        | )  | 0           | 0       | 0         | 0       |          |          | 0        | 0     | 0      |
| 0x1C   | I2C_CCR     |    |    |    |    |    |    | R  | ese | erve | ed  |     |     |    |     |    |     |     |    | F/S      | YTOU     |   | Recorved | no in the |       |         |         |        |    | CC          | R[1     | 1:0       | l       |          |          |          |       |        |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    | 0        | (        | ) | Be       | 2         | 0     | 0       | 0       | 1      | )  | 0           | 0       | 0         | 0       | 1        | 0        | 0        | 0     | 0      |
| 0x20   | I2C_TRISE   |    |    |    |    |    |    |    |     |      |     |     |     |    | 1   | Re | se  | rve | d  |          |          |   |          |           |       |         |         |        |    |             |         |           | 1       | TR       | ISE      | [5:0     | ]     |        |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    |          |          |   |          |           |       |         |         |        |    |             |         | 0         | 0       |          | 0        | 0        | 1     | 0      |
| 0x24   | I2C_FLTR    |    |    |    |    |    |    |    |     |      |     |     |     |    |     | F  | Res | er  | ve | d        |          |   |          |           |       |         |         |        |    |             |         | -0.       | ANOFF   |          |          | NF[      |       |        |
|        | Reset value |    |    |    |    |    |    |    |     |      |     |     |     |    |     |    |     |     |    |          |          |   |          |           |       |         |         |        |    |             |         |           | 0       | 1        | 0        | 0        | 0     | 0      |

- I2C\_CR1 (Control Register 1), Ana kontrol registeridir. I2C Peripherals'ı etkinleştirir veya devre dişi birakır. Gönderme tamamlandığında kesme (interrupt) etkinleştirir. Acknowledge kontrol biti ile Yazılım sıfırlama biti bulunmaktadır.
- I2C\_CR2 (Control Register 2), ikinci kontrol registeridir. Saat frekansını belirler.
- I2C\_OAR1 (Own Address Register 1), I2C'nin kendi adresini ayarlamak için kullanılır.
- I2C\_DR (Data Register), veri göndermek veya almak için kullanılır.
- I2C\_SR1 ve I2C\_SR2 (Status Register 1 ve 2), I2C'nin durumu hakkında bilgi sağlar. Birçok farklı durumu içerir, örneğin, START biti durumu, adres gönderme durumu, veri alım durumu vb.
- I2C\_CCR (Clock Control Register), I2C saat frekansını kontrol eder.
- I2C\_TRISE (Rise Time Register), yükselme süresini ayarlamak için kullanılır.
- I2C\_FLTR (Filter Register), I2C hatlarında gürültüyü azaltmaya yönelik bir filtreleme mekanizması sağlar.

## Haberleşme Metotları

- SPI üzerinden Polling, Interrupt ve DMA olmak üzere üç farklı haberleşme yapılabilir.
- <a href="https://deepbluembedded.com/stm32-i2c-tutorial-hal-examples-slave-dma/">https://deepbluembedded.com/stm32-i2c-tutorial-hal-examples-slave-dma/</a> linkinden konu hakkındaki bilgileri inceleyebiliriz.

15 Nisan 2023 Cumartesi

# **11 USB**

## Giriş

- <a href="https://www.st.com/resource/en/user\_manual/dm00108129-stm32cube-usb-device-library-stmicroelectronics.pdf">https://www.st.com/resource/en/user\_manual/dm00108129-stm32cube-usb-device-library-stmicroelectronics.pdf</a> link üzerinden ST'nin STM32Cube USB Device Library hakkında yayınladığı içeriği okuyabiliriz. USB Device Library tüm STM32 mikrodenetleyicileri için geneldir, yalnızca HAL katmanı her STM32 aygıtına uyarlanmıştır.
- USB (Universal Serial Bus), bilgisayarlar ve diğer elektronik cihazlar arasında veri aktarımı, güç sağlama ve diğer işlevleri gerçekleştirmek için kullanılan bir seri haberleşme ve bağlantı standardıdır.
- USB protokolü, donanım ve yazılımın bir araya gelerek veri alışverişini, cihaz tanıma ve yönetimini, güç dağıtımını ve diğer USB özelliklerini sağlar.
- USB protokolü, bir USB bağlantısı üzerinden çalışan cihazlar arasındaki iletişimi düzenler. Bu protokol, USB ana cihazı (host) ve USB aygıtları (devices) arasındaki etkileşimi sağlar. USB ana cihazı, genellikle bir bilgisayar veya USB bağlantı noktasına sahip başka bir cihazdır. USB aygıtları ise klavyeler, fareler, yazıcılar, depolama cihazları, kamera ve diğer birçok elektronik cihazı içerir.
- USB protokolü, veri iletimini, veri paketleme ve paketlerin gönderilmesi, hata kontrolü, cihaz tanıma ve iletişim sırasında diğer işlevleri düzenler.

### Veri Hızı

- USB protokolü, veri aktarım hızına göre sınıflandırılmış çeşitli USB 1.1, USB 2.0, USB 3.0, USB 3.1, USB 3.2 versiyonları vardır.
  - USB 1.1,
    - Low-Speed: 1.5 Mbps
    - Full-Speed: 12 Mbps
    - Ilk yaygın olarak kullanılan USB standardıdır. Klavye, fare gibi cihazlar için yeterlidir.
  - o USB 2.0
    - Hi-Speed: 480 Mbps
    - Önceki versiyona göre önemli bir hız artışı sağlar. Çoğu USB cihazı (flash bellek, harici sabit diskler) bu standardı kullanır.
  - o USB 3.0
    - SuperSpeed: 5 Gbps
    - Önceki nesillere göre çok daha hızlıdır ve veri iletimini büyük ölçüde hızlandırır. Ayrıca, daha fazla güç sağlayabilir.
  - o USB 3.1
    - SuperSpeed+: 10 Gbps
    - Veri hızını iki katına çıkararak daha hızlı veri transferi sağlar. USB Type-C konektörlerinin tanıtımı da bu dönemde yapılmıştır.
  - O USB 3.2
    - SuperSpeed+: 10 Gbps, 20 Gbps (çift hat)
    - USB 3.1 ile aynı hızı sunar ancak bazı konfigürasyonlarda 20 Gbps'ye kadar veri transferine olanak tanır. USB Type-C, bu versiyonla daha yaygın hale gelmiştir.

### USB4

- 40 Gbps'ye kadar veri transfer hızı
- Thunderbolt 3 ile uyumludur ve çok daha yüksek veri hızları sunar. USB4, USB Type-C konektörünü kullanır ve önceki versiyonlarla geriye dönük uyumludur.

### **Bağlantı Türü**

- USB protokolü, farklı bağlantı türlerine (USB-A, USB-B, USB-C) uygun şekilde uyarlanmıştır.
  - USB-A
    - En yaygın kullanılan USB konektör tipidir ve genellikle bilgisayarlar, şarj cihazları, klavyeler ve

fareler gibi cihazlarda bulunur.

- USB 1.1, USB 2.0, USB 3.0 ve USB 3.1 versiyonlarıyla uyumludur.
- USB 3.0 ve üstü için mavi renkli bir iç kısım, USB 2.0 için ise genellikle beyaz veya siyah renkli iç kısım ile ayırt edilir.

## o USB-B

- Daha çok yazıcılar, tarayıcılar ve bazı harici sabit diskler gibi büyük çevre birimlerinde kullanılan bir konektör tipidir.
- Standart USB-B, USB 1.1 ve USB 2.0 için kullanılır.
   USB 3.0/3.1 Micro-B, Daha hızlı veri transferi için ekstra pimlere sahip genişletilmiş bir versiyondur.
- USB 3.0/3.1 sürümlerinde, genellikle mavi renkli iç kısımlar ve ek pinler bulunur.

#### o Mini-USB

- Daha küçük cihazlar için geliştirilmiş bir bağlantı türüdür. Eski dijital kameralar, bazı taşınabilir sabit diskler ve eski mobil cihazlarda bulunur.
- Genellikle USB 2.0 ile uyumludur.
- Artık yaygın olarak kullanılmıyor ve yerini Micro-USB ve USB-C'ye bıraktı.

#### o Micro-USB

- Özellikle mobil cihazlar, taşınabilir sabit diskler ve bazı küçük elektronik cihazlar için yaygın olarak kullanılır.
- USB 2.0 Micro-B, yaygın olarak Android telefonlar ve tabletler gibi cihazlarda kullanılır. USB 3.0/3.1 Micro-B, ekstra veri hatlarına sahip, daha hızlı veri transferi için genişletilmiş bir versiyon.
- İnce ve küçük yapısıyla mobil cihazlarda yaygın olarak tercih edilir. USB 3.0 sürümü ek pimlere sahiptir.

#### o USB-C

- Yeni nesil USB konektör tipidir ve simetrik yapısıyla hem yukarı hem de aşağı doğru takılabilir.
   Çok yönlülüğü sayesinde, hem veri aktarımı hem de şarj işlemleri için kullanılır.
- USB 2.0'dan USB4'e kadar tüm versiyonlarla uyumludur.
- Yüksek veri aktarım hızları sunar (USB 3.1, USB 3.2 ve USB4 ile 40 Gbps'ye kadar).
   Güç aktarımında 100W'a kadar destek sağlar (USB Power Delivery standardı ile).
   Çift yönlü veri ve güç transferi mümkündür.

Aynı kablo üzerinden video sinyali aktarımı yapılabilir (Alt Mode özelliği ile)



### Sinyaller

• USB protokolü, verileri D + ve D- veri sinyal hatları aracılığıyla ana bilgisayar ve harici çevresel cihazlar arasında seri olarak gönderir ve alır. USB, iki veri hattının yanı sıra , cihazı güçlendirmek için VCC ve GND sinyallerine sahiptir.



- USB protokolü aynı zamanda enerji yönetimi, cihaz tanıma ve konfigürasyon, veri transfer modları (örneğin, kontrol, veri, kesme, yüksek hızlı, vb.), bağlantı kesme ve diğer USB özelliklerini içeren çeşitli protokol katmanlarından oluşur.
- USB protokolünün önemli özelliklerinden bazıları şunlardır: Yüksek hızlı veri transferi sağlar. Çoklu cihaz bağlantısına izin verir. Tak-çalıştır özelliği ile cihazların anında tanınmasını sağlar. Otomatik güç yönetimi ve şarj desteği sunar. Evrensel olarak desteklenir ve birçok cihaz ve işletim sistemi tarafından uyumlu bir sekilde kullanılabilir.
- USB protokolü, milyarlarca cihazda kullanılan ve yaygın olarak benimsenen bir standarttır. USB, bilgisayarlar, mobil cihazlar, oyun konsolları, yazıcılar, depolama aygıtları, ağ cihazları ve daha pek çok elektronik cihazda yaygın olarak kullanılan bir bağlantı standardıdır.

#### Modüller

- STM32Cube USB Middleware, STM32 mikrodenetleyicilerinde USB iletişimi için genel bir ara katmandır. Bu kütüphane, farklı USB profillerini destekler ve USB iletişimi için gerekli protokol katmanlarını ve işlevleri sağlar.
- STM32Cube USB Middleware; CDC (Communication Device Class), HID (Human Interface Device), Custom HID, MSC (Mass Storage Class), DFU (Device Firmware Upgrade), USB Audio ve diğer birçok USB profiline sahip olabilir.
  - Bu kütüphane, USB iletişimi için genel bir çerçeve sağlar ve projenize özelleştirmeler yapmanıza olanak tanır.
    - USB CDC (Communication Device Class), seri veri iletişimi için bir USB profili olarak kullanılır.
       STM32 mikrodenetleyicileri, USB CDC kütüphanesi aracılığıyla bilgisayara seri bir bağlantı noktası olarak görünebilir ve UART gibi geleneksel seri iletişim verilerini USB üzerinden iletebilir. Bilgisayara sanal bir seri port gibi görünür. Seri veri gönderme ve alma fonksiyonlarını sağlar ve USB üzerinden seri haberleşme protokollerini destekler.
    - **USB HID (Human Interface Device)**, klavye, fare, joystick gibi insan arayüz cihazlarını temsil eden bir USB profilidir.
      - STM32 mikrodenetleyicilerinde USB HID kullanarak klavye ve fare verilerini alıp gönderebilirsiniz. HID raporlarını oluşturmanızı, USB HID sınıfını uygulamanızı ve kullanıcı arayüzü cihazlarını etkileşimli olarak çalıştırmanızı sağlar.
      - **Custom HID,** USB HID sınıfının özelleştirilmiş bir versiyonudur. Özel ihtiyaçlara göre farklı cihazların veri alışverişini sağlar.
      - STM32 mikrodenetleyicileri, Custom HID sınıfını kullanarak kullanıcı tanımlı HID raporları oluşturabilir ve bu raporlar üzerinden veri iletebilir.
    - USB MSC (Mass Storage Class), bir USB profili olarak kullanılan bir USB kütüphanesidir ve USB üzerinden dosya sistemi verilerinin depolanmasını ve iletilmesini sağlar.
      - STM32 mikrodenetleyicileri, USB MSC kütüphanesi aracılığıyla harici bir bellek cihazı gibi davranabilir ve dosyaları bilgisayara aktarabilir. USB üzerinden veri depolama ve aktarma işlevlerini sağlar.
    - USB DFU (Device Firmware Upgrade), aygıt yazılımının güncellenmesi için kullanılan bir sınıftır. DFU
      aygıt sınıfını destekleyen bir mikrodenetleyici, özel bir DFU protokolü aracılığıyla yazılım
      güncellemelerini alabilir. Bu, yeni bir firmware sürümünü USB üzerinden yüklemek için kullanışlıdır ve
      mikrodenetleyicinin firmware güncellemelerini kolaylaştırır.
      - **USB Audio**, ses verilerini işlemek ve iletmek için kullanılan bir USB sınıfıdır.
      - STM32 mikrodenetleyicileri, bu sınıfı kullanarak ses akışı sağlayabilir ve ses cihazlarıyla USB üzerinden etkileşimde bulunabilir.
- Bu kütüphaneler ve ilgili fonksiyonlar, STM32 mikrodenetleyicileri ile USB kullanarak farklı veri iletişim

senaryolarını gerçekleştirmenizi sağlar. Projenizin gereksinimlerine ve kullanmak istediğiniz USB profiline bağlı olarak, ilgili kütüphaneleri projenize dahil ederek ve ilgili fonksiyonları kullanarak veri alışverişini yapabilirsiniz.

### Birimler

## **USB Full-Speed Device (USB-FS)**

- STM32 mikrodenetleyicilerinde, özellikle düşük ve orta seviye modellerde bulunan bir USB cihaz birimidir.
- Hem USB cihazı (Device) hem de ana bilgisayar (Host) modlarında çalışabilir.
  - o Full-Speed USB 2.0 desteği (12 Mbps).
  - o USB cihazı olarak çalışmak üzere tasarlanmıştır.
  - Bu birim, genellikle USB cihazı modunda çalışan uygulamalar (örneğin, klavye, fare, USB bellek) için kullanılır.



# **USB High-Speed Device (USB-HS)**

- STM32'nin üst düzey mikrodenetleyicilerinde bulunan bir USB birimidir.
  - o High-Speed USB 2.0 desteği (480 Mbps).
  - USB cihazı olarak çalışır ve yüksek hızlı veri aktarımı gerektiren uygulamalarda kullanılır.

